Analog/RF IC设计
登录
直播中
湛蓝
12年用户
448经验值
擅长:控制/MCU
私信
关注
请问什么是使信号电平损失小到可以忽略不计?
开启该帖子的消息推送
跟随器
请问拉扎维第三章介绍源跟随器的时候开头一句话是:对共源极的分析指出,在一定范围的
电源
电压下,要获得更高的电压增益,负载阻抗必须尽可能大。如果这种
电路
驱动一个低阻抗负载,为了使信号电平的损失小到可以忽略不计,就必须在放大器后面放置一个“缓冲器”......请问什么是使信号电平损失小到可以忽略不计呢?
回帖
(2)
王建
2021-6-24 10:42:59
信号电平的损失与运放增益强相关,增益越大,信号经过放大后的损失就越小,也就是失真会越低
但高增益运放的获得往往需要高输出阻抗,为此它不能直接驱动电阻负载,否则输出阻抗会被负载阻抗
拉小,最好的办法就是通过源级跟随器来隔断,这样,一来没有降低高增益运放的增益,同时源级跟随器输出阻抗低,也非常适合驱动电阻
信号电平的损失与运放增益强相关,增益越大,信号经过放大后的损失就越小,也就是失真会越低
但高增益运放的获得往往需要高输出阻抗,为此它不能直接驱动电阻负载,否则输出阻抗会被负载阻抗
拉小,最好的办法就是通过源级跟随器来隔断,这样,一来没有降低高增益运放的增益,同时源级跟随器输出阻抗低,也非常适合驱动电阻
举报
李秀珍
2021-6-24 10:43:08
比如你带一个1K的负载,输出电压1V的时候需要1mA电流,但如果你的输出级给不出这么大电流,电压就达不到1V。假设你的输出级最大输出电流只有0.1mA,那么你的输出电压就是0.1V而达不到你要的1V。简单说就是这样了,当然输出级的电阻是负载电阻和电路输出级的并联,输出电流也不完全是加在负载电阻上。这里只是简单的说一下这个意思,希望有用。
比如你带一个1K的负载,输出电压1V的时候需要1mA电流,但如果你的输出级给不出这么大电流,电压就达不到1V。假设你的输出级最大输出电流只有0.1mA,那么你的输出电压就是0.1V而达不到你要的1V。简单说就是这样了,当然输出级的电阻是负载电阻和电路输出级的并联,输出电流也不完全是加在负载电阻上。这里只是简单的说一下这个意思,希望有用。
举报
更多回帖
rotate(-90deg);
回复
相关问答
跟随器
50HZ的
信号
从
信号
线的一端传到另一端的时间
2014-05-14
2277
三极管功耗
2019-09-10
4778
请问
ADA4930 PD管脚
信号
是高
电平
使
芯片工作还是低
电平
使
芯片工作?
2023-11-20
306
求一个电路,有一个想法N个电源,给一个电热丝供电。
2016-01-02
8553
共模扼流圈的工作原理是什么?
2019-10-22
2441
HP 8568B有2个
信号
输入,输入1和2之间的
电平
有差异?
2018-09-20
1091
动态分析时
信号
源内阻
不计
算的原因?
2022-12-11
1451
M95320-DRMN3TP/K的热阻(结到环境)是多少?
2023-02-06
171
数字电路中,建立时间和保持时间对于触发器的时钟
信号
有
2012-01-27
5222
PCB布
信号
层应该注意的几点致命误区
2016-06-04
4749
发帖
登录/注册
20万+
工程师都在用,
免费
PCB检查工具
无需安装、支持浏览器和手机在线查看、实时共享
查看
点击登录
登录更多精彩功能!
首页
论坛版块
小组
免费开发板试用
ebook
直播
搜索
登录
×
20
完善资料,
赚取积分