您正在开发将持续运行的硬件,因此执行时间一直持续到电路板关闭。
硬件定时通常被称为数据流设计的延迟。
数据将出现在设计的输入端,并且在完全处理并在设计的外部呈现之前需要一些时钟周期。
时钟周期的总数是延迟。
在大多数数据流设计中,下一个输出将出现在下一个时钟周期的输出上。
获取时钟周期数并将其乘以时钟周期将为您提供输入和输出时间之间的实时时间。
------您是否尝试在Google中输入问题?
如果没有,你应该在发布之前。太多结果?
尝试添加网站:www.xilinx.com
您正在开发将持续运行的硬件,因此执行时间一直持续到电路板关闭。
硬件定时通常被称为数据流设计的延迟。
数据将出现在设计的输入端,并且在完全处理并在设计的外部呈现之前需要一些时钟周期。
时钟周期的总数是延迟。
在大多数数据流设计中,下一个输出将出现在下一个时钟周期的输出上。
获取时钟周期数并将其乘以时钟周期将为您提供输入和输出时间之间的实时时间。
------您是否尝试在Google中输入问题?
如果没有,你应该在发布之前。太多结果?
尝试添加网站:www.xilinx.com
举报