你好,
我希望产生更高的时钟频率。
我们使用PLL来获得更高的电平,但接收的输出数据位移位一位。
使用内部时钟时,按正确的顺序接收该位,同时使用PLL(并将乘法器和除法器常数保持为1 - 有效地在输出端实现相同的时钟频率),该位随数据移位而被接收。
我们正在使用Spartan 6来产生更高的时钟频率。这就是使用PLL产生时钟延迟的问题吗?
如果是,那么解决方案是什么,请您向我解释。
谢谢。
2020-3-24 06:25:39
您需要提供有关您认为问题的详细信息。
相对于什么指标转移一个地方?
这是SDR还是DDR接口?
这是模拟还是在电路板上测量?
------您是否尝试在Google中输入问题?
如果没有,你应该在发布之前。太多结果?
尝试添加网站:www.xilinx.com
您需要提供有关您认为问题的详细信息。
相对于什么指标转移一个地方?
这是SDR还是DDR接口?
这是模拟还是在电路板上测量?
------您是否尝试在Google中输入问题?
如果没有,你应该在发布之前。太多结果?
尝试添加网站:www.xilinx.com
举报