综合技术交流
直播中

吴工

8年用户 281经验值
擅长:FPGA
私信 关注
[经验]

PCIE 上位机 介绍

开发环境:windows开发平台:QT5.11.3

1.PCIE上位机测试过程

FPGA将数据传到芯片中,通过pcie再将芯片算完的数传给上位机。

目标:1.实现上位机的速度测试,经测试pcie的传输速度达到2.2GB/s,以上

      2.上位机收到pcie的数据后保存在D盘的根目录下,pcie实现测速的原理:

首先打开上位机后先检测pcie设备是否已经准备好,调用的函数为

image001.png

若pcie init()<0,则检测不到pcie设备。

检测完准备好后,开启一个线程检测接收的数据;开启线程的函数如下:

image003.png

线程不断读取的函数如下:

image005.png

其中,c2h_transfer_size:每次读取的长度为8MB

        H2c_align_mem_tmp:读取到的数据保存在这块内存中

检验上位机收到的数据是否正确。

     由于要检测数据所以可以暂时把数据保存在文件中,保存的文件的函数如下:

image007.png

image009.png

File_test。Close()://关闭文件,刷新数据

当用户想保存文件的时候调用以上代码即可

2分析文件

保存的文件是以。Bin格式保存的,可以使用HexEditor ,打开文件如下:

image011.png

当用户相分析数据的时候可以使用Matable或者qt程序自行写软件分析这里,我们明德扬的pcie自定义了一个数据包,包的格式是以16个字节为一个数据,data[16]={0X55,0XAA,0X00,0X00,0X00,0X00,0X00,0X00,0X00,0X00,,0X00,0X00,0X40,0X02,0X00,0X01}

其中0X55,0XAA是包头,,0X40,0X02是包序列,0X00,0X01包数据

当包数据0X00,0X01递增到0X00,0X0F后,然后归为0X00,0X00,包序列也递增,如0X40,0X00递增到0X40,0X01


然后用qt测试,打开如下界面:

image013.png

然后点击“读数据”,数据保存在D盘


然后打开如下图片中pcie_fun.c文件,该文件是pcie驱动文件

image015.png

里面
image018.jpg
是设备输出

上位机往fpga发送数据的函数

image019.jpg

上位机接收fpga的数据的函数

image020.jpg
  • image019.jpg
  • image017.png

回帖(1)

草帽0927

2021-4-28 15:42:14
你好,源码可以开放吗?
举报

更多回帖

发帖
×
20
完善资料,
赚取积分