电路设计论坛
直播中

Leland

5年用户 448经验值
擅长:可编程逻辑
私信 关注
[文章]

【电路精选】Vout输出和Iout输出DAC的单端差分转换电路

1.电压输出 DAC
1.png
图1所示电路采用+5  V单电源供电,并使用电压输出DAC AD5620。DAC的输入由一个SPI端口控制。DAC的输出摆幅为0 V至+5 V。DAC片内基准电压源(+2.5 V)用来设置AD8042差分驱动器电路的共模电压。该基准电压源的温度系数为5 ppm/°C。

V−端的输出是以+2.5 V共模电压为中心的反向DAC输出。反馈网络和U2-B迫使V+端的电压与V−端的电压相位相差180°。该驱动器输入端和输出端的波形如图2所示。差分输出限制在各电源轨的大约30 mV范围内;因此,如果DAC在这些区间工作,将会发生一定的削波。 2.png


2.电流输出DAC
图3所示电路也采用+5  V单电源供电,并使用电流输出DAC AD5443,其IOUT2引脚接+2.5 V,VREF引脚接地。4.096 V精密基准电压源ADR444和一个分压器网络,用来产生该DAC IOUT2引脚所用的+2.5 V电压以及输出驱动器级所用的+3.75 V共模电压。  

3.png



在这些条件下,U2-A的输出摆幅为+2.5 V至+5 V。该驱动器的差分输出限制在正电源轨的大约30  mV范围内;因此,如果DAC在该区间工作,将会发生一定的削波。图4显示图3的输出驱动器级对应的输入和输出波形。
4.png
该单端差分转换器级的带宽典型值为10 MHz。不过,最大输出频率由DAC更新速率控制,AD5620为125 kSPS,AD5443为2.5 MSPS。根据采样原理,最大输出频率约为最大更新速率的三分之一。

回帖(2)

徐思龙

2019-7-9 13:36:08
不错,感谢分享,谢谢楼主
举报

林昕宇

2020-9-21 21:24:32

不错,感谢分享,谢谢楼主
举报

更多回帖

发帖
×
20
完善资料,
赚取积分