各位大虾,在目前一项设计实现中我现在需要给AD9780提供400M的工作时钟(CLKP/CLKN),目前可以有两种方式来实现:一是直接用一个400M的晶振给AD9780提供;二是由
FPGA输出400M的时钟供给CLKP/CLKN,从而省去那个400M的晶振。设计中FPGA即使不给AD9780提供时钟,也要与ADP780
通信,FPGA输出的400M时钟是通过将供给FPGA的40M时钟倍频得到。
我的问题是:
1。给AD9780提供时钟的以上两种方式中,从包括时钟的抖动和偏斜等各项指标来分析哪一种方式比较合理,时钟信号的质量会更好?
2。如果可以用FPGA提供时钟,在
电路设计上有什么需要需要特别注意的地方?
希望能得到您丰富的应用调试经验的支持。拜托,非常感谢!