大家好
我在使用ADRF6720-EVALZ评估板实现QPSK调制功能,基带输入信号(I+、I-、Q+、Q-)由
FPGA将误码仪数据串并转换得到,因此每路信号都是方波信号。当FPGA输出接到ADRF6720评估板上后,每路信号的直流偏置大概在500mV(有偏差),差分摆幅700-800mV左右,偏置为0。使用上位机软件配置ADRF6720评估板,时钟输出(LO output)正常,修改频率PLL也能锁住并正常输出。但调制输出端口(RFout)只有10mV左右的信号输出(去掉基带信号也如此),
电源消耗电流在LO output使能时为330mA,LO output取消使能为280mA,但ADRF6720数据手册中提到正常工作情况下消耗电流425mA。MOD_EN使能和取消时RFout信号没有明显变化。
问题主要有:1. RFout为什么没有信号输出?2. 手册中额定的基带信号直流偏置电压500mV,是指信号源(FPGA)与ADRF6720对接上之后在ADRF6720输入引脚处测得的,对吧?测试过程中,基带信号的质量并不太好,有些过冲,这会导致ADRF6720没有输出吗? 3. ADRF6720评估板基带输入能否单端信号输入,如果可以,对输入信号的摆幅、偏置的要求?
谢谢