ADI 技术
直播中

刘杰

8年用户 1390经验值
私信 关注
[问答]

请问AD7682输出乱码是什么原因?

对AD7682的配置和时序可能是有理解上的不对,导致输出的是乱码。
时序设计如下:AD转换的周期为5.3us,,采样时钟为50MHZ,CFG配置为“11111111111111”;
采样RAC模式,;
SCK的周期为50MHZ,SDIN是在CNV下降沿后20ns进行配置。
不知道这样子设计的时序是不是有问题,导致了AD7682没有回复?且SDIN输出波形也不对;

硬件设计方面,AD7682供电电压为5V,VIO3.3V,参考电压为5V。

求指导!谢谢!
下边是使用XILINX chipscope 捕捉的时序(采样时钟200M):

下边是示波器捕捉的SDIN:

回帖(3)

丁浩

2018-7-27 09:00:32
可以看一下原理图吗?
举报

刘杰

2018-7-27 09:18:21
引用: jdjfuwegs 发表于 2018-7-27 09:00
可以看一下原理图吗?

你好,
    下方是原理图,使用Xilinx的FPGA进行驱动。
举报

丁浩

2018-7-27 09:33:57
从示波器波形看,SDIN的驱动有冲突。请检查AD7682的CNV, DIN, SCK, SDO与FPGA对应引脚连接正确,并且FPGA内部的引脚输入输出定义正确?
举报

更多回帖

发帖
×
20
完善资料,
赚取积分