完善资料让更多小伙伴认识你,还能领取20积分哦, 立即完善>
` 本文节选自特权同学的图书《FPGA设计实战演练(逻辑篇)》 配套例程下载链接:http://pan.baidu.com/s/1pJ5bCtt 核心板除了一颗昂贵的CycloneIII系列FPGA芯片外,电源、复位、时钟、JTAG一个不能少。我们这可颗芯片的电源有三档,即3.3V、2.5V和1.2V。3.3V是供给FPGA的I/O电压,也是系统的其他外设芯片(如SDR SDRAM和SPI FLASH)的电源电压;2.5V是供给JTAG电路和FPGA的PLL电源所需要的;1.2V则是FPGA的内核电压。使用的时钟是25MHz,有人说这么低,不够用的?非也,FPGA内部的PLL就是专门负责管理时钟的,它可以对外部输入的25MHz时钟进行倍频或分频,甚至非整数倍的倍频或分频也能够办到。JTAG是用于PC和FPGA连接的电路,PC上的Quartus II下载烧录就是通过这个接口。核心板电路架构框图如图3.10所示。(特权同学,版权所有) 图3.10 核心板电路架构框图 另外,有两颗存储器,SPIFLASH用于FPGA器件的上电配置数据存储,我们都知道FPGA是基于RAM结构的,下电后不能够保存数据,所以需要一颗非易失的FLASH用于存储FPGA的配置数据。当FPGA上电后,它本身没有可立即执行的应用数据,但是通过专有的SPI接口连接到SPI FLASH将数据搬运到RAM上后,FPGA就能够运行起来了。SDR SDRAM是用于做扩展使用的,它既可以作为NIOS II处理器的RAM运行程序,也可以作为后续LCD等需要实时大数据量存储的缓存应用。另外,上下两个32PIN的连接器,分别引出23个I/O引脚,各种扩展板卡就通过他们做文章了。(特权同学,版权所有) 如图3.11和图3.12所示,我们可以先来认识一下核心电路板的各个重要元器件。(特权同学,版权所有) |
|
相关推荐
4 个讨论
|
|
只有小组成员才能发言,加入小组>>
884个成员聚集在这个小组
加入小组4533 浏览 0 评论
特权同学 Verilog边码边学 Lesson01 Vivado下载与安装
2646 浏览 1 评论
玩转Zynq连载50——[ex69] FIR滤波器IP仿真实例
4328 浏览 2 评论
玩转Zynq连载49——[ex68] MT9V034摄像头的图像FFT滤波处理
5266 浏览 1 评论
玩转Zynq连载48——[ex67] Vivado FFT和IFFT IP核应用实例
5313 浏览 0 评论
1942浏览 0评论
小黑屋| 手机版| Archiver| 电子发烧友 ( 湘ICP备2023018690号 )
GMT+8, 2024-12-20 18:58 , Processed in 0.647880 second(s), Total 78, Slave 59 queries .
Powered by 电子发烧友网
© 2015 bbs.elecfans.com
关注我们的微信
下载发烧友APP
电子发烧友观察
版权所有 © 湖南华秋数字科技有限公司
电子发烧友 (电路图) 湘公网安备 43011202000918 号 电信与信息服务业务经营许可证:合字B2-20210191 工商网监 湘ICP备2023018690号