完善资料让更多小伙伴认识你,还能领取20积分哦, 立即完善>
本期讲解的是PCB设计中处理关键信号的注意事项。 一、关键信号的识别 关键信号通常包括以下信号:时钟信号(*CLK*),复位信号(*rest*,*rst*), JTAG信号(*TCK*) 二、处理关键信号的注意事项 1. 时钟、复位、100M以上信号及一些关键的总线信号等与其他信号线布线必须满足3W原则,且不跨分割,跨分割时需尽量短,至少有一个参考平面,最好是GND,链路上过孔尽量少,提示 3W原则:边缘间距大于或等于2倍的线宽Display/segments over voids,检查跨分割。 2. 关键信号, JTAG信号的走线拓扑满足仿真报告中的要求,• JTAG信号 一般由5根测试信号,分别为:TCK、TDI、TDO,TMS,TREST# 3. 除时序要求外关键信号布局尽量短。 4. 检查JTAG信号的匹配放置的位置。 5. 所有关键信号必须使用信号本身的过孔来做ICT测试点,不允许引出stub来加测试点。 6. 时钟信号尽量走在单板内层且少打过孔,表层尽量短。关键信号不能参考12v电源平面。 以上便是高速PCB设计中关键信号的一些注意事项,你掌握了吗? |
|
相关推荐
|
|
路过,学习一下。
|
|
|
|
|
|
5054 浏览 1 评论
分享资深硬件工程师用cadence仿真DDR3 SDRAM视频---- sigxplorer信号完整性仿真例子 ...
78223 浏览 322 评论
5559 浏览 1 评论
32238 浏览 2 评论
李增老师:Cadence Allegro 17.2 如何制作逼真的3D PCB模型和进行3D设计检查
15557 浏览 11 评论
小黑屋| 手机版| Archiver| 电子发烧友 ( 湘ICP备2023018690号 )
GMT+8, 2024-12-20 11:59 , Processed in 0.569234 second(s), Total 71, Slave 53 queries .
Powered by 电子发烧友网
© 2015 bbs.elecfans.com
关注我们的微信
下载发烧友APP
电子发烧友观察
版权所有 © 湖南华秋数字科技有限公司
电子发烧友 (电路图) 湘公网安备 43011202000918 号 电信与信息服务业务经营许可证:合字B2-20210191 工商网监 湘ICP备2023018690号