完善资料让更多小伙伴认识你,还能领取20积分哦, 立即完善>
`玩转Zynq连载28——[ex50] 第一个Zynq系统工程“HelloZynq” 更多资料共享 腾讯微云链接:https://share.weiyun.com/5s6bA0s 百度网盘链接:https://pan.baidu.com/s/1XTQtP5LZAedkCwQtllAEyw 提取码:ld9c 腾讯微云链接:https://share.weiyun.com/5s6bA0s 百度网盘链接:https://pan.baidu.com/s/1XTQtP5LZAedkCwQtllAEyw 提取码:ld9c 如图所示,Zynq系统的PS部分有丰富的外设接口,常见的USB、UART、SPI、I2C、SDIO、CAN、GPIO、以太网,一应俱全,能够满足大多数的嵌入式应用需求。这么强大的外设系统,是不是有些迫不及待了,不着急,万丈高楼平地起,我们要从最简单的流程跑起,带大家先从工具层面玩转Zynq,再深入其中。 本实例,我们要搭建第一个Zynq系统工程,并且在这个Zynq系统的Cortex A9上在线跑一个通过UART打印“HelloZynq!”的软件程序。当然了,重点不是Hello Zynq,而是如何新建Zynq系统模块、配置PS的参数、导出硬件、新建软件工程并且在线板级运行起来。流程很重要,大家在开始的时候总要先走一遍流程了解开发的全貌,然后再细细把玩,逐个精通。 新建文件夹zstar_ex50,注意它的整个存放路径中不要有中文、符号或空格(只能是数字和字母)。 打开Vivado,参考《玩转Zynq-工具篇:新建Vivado工程.pdf》新建一个Vivado工程。 在IP Integrator(IP集成器)下点击CreateBlock Design(创建新的设计模块)。 如图所示,在弹出的Create BlockDesign窗口中,Design name后面输入创建的模块名称(这里命名为zstar_zynq_ps),后面的Directory即文件存放路径使用默认,Specify source set即指定文件的子集也使用默认。 此时,在Vivado的主视图中,出现了如图所示的Block Design界面。在Diagram中,点击中央的小加号,准备添加zynq的处理器IP核。 如图所示,在弹出IP列表的Search后面,我们输入关键词zynq,随后筛选出唯一的ZYNQ7Processing System选项,点击它。 此时,Diagram界面中央出现了一个名为processing_system7_0的模块,可以双击这个模块,将弹出该模块的配置页面。 Zynq系统配置页面如图所示。 点击Presets按钮,弹出菜单如图,接着点击Apply Configuration。 定位到当前工程路径下,找到zstar_ex50.tcl脚本,选中它,然后点击OK应用该tcl脚本的设定。这不操作的意义在于,将笔者已经配置好的ZYNQ7 Processing System参数整个应用到当前新建工程的系统中。下面我们会看看都有哪些特殊的需要注意的配置,这些配置通常是和我们所使用的板级硬件电路设计相关的。 如图,设置正在应用生效中。 完成配置加载后,Zynq系统的当前配置就能够用于我们后续的软件实例。如图所示,在Peripheral I/O Pins选项卡中,UART 1被勾选上了,它对应的MIO48和MIO49列是高亮的,表示UART 1所使用的引脚是MIO48和MIO49。点击OK完成设置。 回到Diagram中,可以看到ZYNQ模块的接口发生了变化,现在只有FIXED_IO是可以引出的,实际上我们后面的实例中也不使用这个引出的FIXED_IO。点击箭头所指的Run Block Automation按钮。 弹出图示的对话框,使用默认设置,点击OK就可以。 这时我们看到,FIXED_IO果然被引出了。 在Sources页面中,我们可以看到DesignSources下面,我们刚刚创建的系统模块zstar_zynq_ps。 点击选中zstar_zynq_ps模块,单击右键,弹出菜单中点击Generate Output Products,使得该系统输出生效。 弹出下面的对话框,点击Generate。 zstar_zynq_ps模块目前还不是当前工程的顶层模块,必须再次选中它,然后在右键菜单中点击Create HDL Wrapper。 若弹出如下对话框,使用默认设置,点击OK继续。 最后,在Flow Navigator的Program andDebug下,点击Generate Bitstream编译整个工程以生成可烧录PL的bit文件。 参考文档《玩转Zynq-工具篇:导出PS硬件配置和新建SDK工程.pdf》。 在Zstar板子上,设置跳线帽P3为JTAG模式,即PIN2-3短接。 连接好串口线(USB线连接PC的USB端口和Zstar板的UART接口)和Xilinx下载线(下载器连接PC的USB端口和Zstar板的JTAG插座)。使用5V电源给板子供电。 |
|
相关推荐
1 个讨论
|
|
只有小组成员才能发言,加入小组>>
885个成员聚集在这个小组
加入小组4533 浏览 0 评论
特权同学 Verilog边码边学 Lesson01 Vivado下载与安装
2647 浏览 1 评论
玩转Zynq连载50——[ex69] FIR滤波器IP仿真实例
4332 浏览 2 评论
玩转Zynq连载49——[ex68] MT9V034摄像头的图像FFT滤波处理
5269 浏览 1 评论
玩转Zynq连载48——[ex67] Vivado FFT和IFFT IP核应用实例
5315 浏览 0 评论
1943浏览 0评论
小黑屋| 手机版| Archiver| 电子发烧友 ( 湘ICP备2023018690号 )
GMT+8, 2024-12-22 09:51 , Processed in 0.453429 second(s), Total 43, Slave 33 queries .
Powered by 电子发烧友网
© 2015 bbs.elecfans.com
关注我们的微信
下载发烧友APP
电子发烧友观察
版权所有 © 湖南华秋数字科技有限公司
电子发烧友 (电路图) 湘公网安备 43011202000918 号 电信与信息服务业务经营许可证:合字B2-20210191 工商网监 湘ICP备2023018690号