完善资料让更多小伙伴认识你,还能领取20积分哦, 立即完善>
最近想做一个液晶屏驱动板,采用CPLD+Sram的方案,性价比高,芯片也不贵,做好驱动板之后,可以用单片机控制驱动板来最终实现控制液晶屏显示,CPLD采用EPM240 Sram采用IS61WV25616,液晶屏采用5.6寸RGB接口或者8.0RGB接口的群创液晶屏,单片机和CPLD并口通讯成功了,CPLD和液晶屏通讯成功了,CPLD和Sram通讯成功了,但是要是CPLD和液晶屏还有Sram组合到一起的时候我就不知道怎么弄了,不知道CPLD和液晶屏还有Sram是一个什么样的逻辑关系。
是不是单片机把发送的数据通过CPLD放入Sram,在放入的同时CPLD把SRAM里面的数据都读出来显示到液晶屏上面去?是这样的吗?如果是这样的话怎么实现这三者的数据同时传输的。还请各位打算帮忙应该快成功了,谢谢了,要是成功了,把笔记贡献给大家 |
|
相关推荐
13个回答
|
|
得看你怎么接了!
|
|
|
|
就是这样接的,这接口直接接到CPLD上面
|
|
|
|
我这个方案也不贵,我算过一共才20多元 并且我自己写的程序比较灵活
原子哥能不能详细的讲解一下,我这个方案,CPLD读Sram和CPLD写Sram这两者是怎么处理的,我就是这点不太明白,一边读Sram一边写Sram这两者我处理不好,在显示上会有空档 |
|
|
|
具体细节我也不清楚哦,没怎么玩CPLD
|
|
|
|
分时而已,480*272分辨率的TFT的时钟速度才9M,如果让CPLD运行在54M或者更高,这样,2/6的时间可以用来读取SRAM,然后刷屏,4/6的时间可以用来写入MCU传递过来的数据。这样的话实际写入速度可以高于读取速度,就方便处理读写的冲突了。如果你逻辑写的好,占用资源少的话,可以对STM32发送过来的数据做2个深度的缓存,这样可以在有读请求时避开冲突。目前我已经用FPGA实现了前面的功能,占用资源大约110个LE,如果加上缓存的话,应该也还是够用。
|
|
|
|
不过SRAM的选型要注意,尽量选择高速的。我们使用的是IS6LV25616AL-10T,10ns的获取时间。
|
|
|
|
我也是选用的10T的,这几天正在弄,CPLD控制液晶屏成功了,但是CPLD一边读一边写SRAM的时序有点搞不明白
|
|
|
|
|
|
|
|
恭喜恭喜
|
|
|
|
怎么做的? SRAM 是咋存的数据。求思路
|
|
|
|
STM32与控制板的通讯是标准8080通讯协议吗?我用STM32怎样来跟你的控制板通讯?有控制板卖吗?
|
|
|
|
用专用液晶控制IC来做就非常方便了,如RA8889,还可以取FLASH里的数据播放视频,MCU速度低也不影响切图效果
|
|
|
|
只有小组成员才能发言,加入小组>>
2877 浏览 3 评论
27660 浏览 2 评论
3451 浏览 2 评论
3970 浏览 4 评论
基于采用FPGA控制MV-D1024E系列相机的图像采集系统设计
2315 浏览 3 评论
小黑屋| 手机版| Archiver| 电子发烧友 ( 湘ICP备2023018690号 )
GMT+8, 2024-11-30 15:18 , Processed in 1.323386 second(s), Total 119, Slave 92 queries .
Powered by 电子发烧友网
© 2015 bbs.elecfans.com
关注我们的微信
下载发烧友APP
电子发烧友观察
版权所有 © 湖南华秋数字科技有限公司
电子发烧友 (电路图) 湘公网安备 43011202000918 号 电信与信息服务业务经营许可证:合字B2-20210191 工商网监 湘ICP备2023018690号