发 帖  
[问答] 电路图如下,VCC_DDR电源为1.25V ,VCCIO_PMU为1.8V ,DDRIO_PWROFF的电平为3.3V,请问能控制Q1导通给VCC_DDRC供电吗?
2018-7-5 16:08:24  498 VCC DDR电源
收藏 1 收藏 推荐 0 推荐
分享
QQ截图20180705160626.png
电路图如上,VCC_DDR电源为1.25V ,VCCIO_PMU为1.8V ,DDRIO_PWROFF的电平为3.3V。这样能控制Q1导通给VCC_DDRC供电吗?为什么Q1不用PMOS?
奖励5积分
2018-7-5 16:08:24   评论 邀请回答
4个回答
我来回复:
按你给的电压推算:不能
DDRIO_PWROFF电压使Q2导通。则Q1的G极接地,Q1截止。

只有当DDRIO_PWROFF电压为地时,Q2截止,Q1才能导通。
最佳答案
2018-7-5 16:08:25 评论

举报

可以的,你的VCC_DDRC接的啥负载,2SK3018的Id电流不是很大,只有100mA.
2018-7-5 22:20:02 评论

举报

xiaxingxing 发表于 2018-7-5 22:20
可以的,你的VCC_DDRC接的啥负载,2SK3018的Id电流不是很大,只有100mA.

给两颗LPDDR3供电,上面的MOS负责负载的,电流能到5A
2018-7-6 09:29:23 评论

举报

列兵老虎 发表于 2018-7-6 08:40
我来回复:
按你给的电压推算:不能
DDRIO_PWROFF电压使Q2导通。则Q1的G极接地,Q1截止。

好的,十分感谢~
2018-7-6 09:32:57 评论

举报

撰写答案

你正在撰写答案

如果你是对答案或其他答案精选点评或询问,请使用“评论”功能。

高级模式
您需要登录后才可以回帖 登录 | 注册

提问题
关闭

站长推荐 上一条 /9 下一条

快速回复 返回顶部 返回列表