发 帖  
  • 回答了问题 2020-5-4 13:09

    FPGA中的分数乘法如何实现?

    您必须更清楚“分数值”的含义 - 您的数据格式是什么? 作为@arpansur,有一些内核支持IEEE浮点表示法数据的数学运算 - 这是一种表示非整数值的格式... 但是,大多数数据路径都尝试避免浮点运算,并使用定点分数表示 ...
  • 回答了问题 2020-5-4 08:43

    Xilinx工具vivado使用约束命令时出现警告的解决办法?

    此警告仅在综合期间或在实施期间发生吗? 在两个阶段都读取XDC,此约束仅对实现阶段很重要。 有时这样的约束无法在合成阶段正确解析,并发出警告...... 如果这仅在合成期间发生,但约束在实现中正常工作,则可以忽略 ...
  • 回答了问题 2020-4-29 14:47

    pickit3 44针如何演示板上的PIC24

    好的,所以很晚了,我累了。任何其他的小型原板。我可以使用SkMART板,它们没有额外的空间。
  • 回答了问题 2020-4-29 08:10

    请问可以使用BANK 35 SRCC引脚作为输入引脚吗?

    Xilinx器件上的所有用户I / O都可以用作输入 - 甚至是时钟引脚。 Avrum (请不要将同一个问题发布到多个论坛......)
  • 回答了问题 2020-4-26 13:50

    关于24L01通讯不成功的解决办法?

    原来初始化后要延迟几毫秒…
  • 回答了问题 2020-4-24 10:03

    如何实现ASIC RAM替换为FPGA RAM?

    尽管如此,我真的不得不质疑你为什么要在奇偶校验位上进行写使能。 如果在更新数据时不更新它,奇偶校验并不是非常有用... (不是我提倡这个,但是......)我可以看到设计在主数据写入后更新时钟上的奇偶校验位,并 ...
  • 回答了问题 2020-4-24 09:56

    请问ISERDESE2原语支持多少位输入?

    您不必使用ISERDES进行输入反序列化 - 您可以在结构中进行反序列化。 ISERDES唯一真正需要的是非常高速的接口; ISERDES允许仅在ISERDES的高速侧处理高速信号,因此没有高速时钟进入FPGA的核心(即它仅通过BUFIO驱动 ...
  • 回答了问题 2020-4-24 09:47

    Verilog如何实现for的循环?

    不是这样的...... Verilog有非常严格的规则 - 它需要处理已知大小的对象。 即使使用“变量部分选择”,这是Verilog-2001(或2005年,我记不清哪个)中引入的新语言结构,对象的大小必须是固定的。 但是,您尝试做的 ...
  • 回答了问题 2020-4-24 09:41

    请问ISERDESE2原语支持多少位输入?

    您不必使用ISERDES进行输入反序列化 - 您可以在结构中进行反序列化。 ISERDES唯一真正需要的是非常高速的接口; ISERDES允许仅在ISERDES的高速侧处理高速信号,因此没有高速时钟进入FPGA的核心(即它仅通过BUFIO驱动 ...
  • 回答了问题 2020-4-24 09:30

    Verilog如何实现for的循环?

    不是这样的...... Verilog有非常严格的规则 - 它需要处理已知大小的对象。 即使使用“变量部分选择”,这是Verilog-2001(或2005年,我记不清哪个)中引入的新语言结构,对象的大小必须是固定的。 但是,您尝试做的 ...
  • 回答了问题 2020-4-24 08:06

    verilog中的常见错误有哪些?

    这些听起来像编码的基本问题。 与其他计算机语言一样,Verilog必须学习。 除了语言的语法之外,您还需要了解如何使用Verilog进行RTL编码。 这不能在论坛的提示和答案中提供给您 - 您需要对Verilog做一些真正的学习。 ...
  • 回答了问题 2020-4-21 10:24

    任务控制块和任务堆栈的关系是什么?

    虽然没有看懂这个汇编,但是你说的应该是对的。再看看有没有其他的观点。
  • 回答了问题 2020-4-17 10:27

    IDDR最大速度为virtex5 sx95t

    对不起 - 我不明白为什么在捕获300MHz DDR输入后你想在FPGA内部做600MHz的事情。 从设计的角度来看,这没有任何意义。 IDDR和ISERDES的重点是将高速窄总线板接口转换为FPGA内部较低速度(理想情况下低得多)的宽总 ...
  • 回答了问题 2020-4-17 10:05

    IDDR最大速度为virtex5 sx95t

    你说你使用IDDR。 IDDR的重点在于它在时钟的上升沿和下降沿捕获输入数据 - 因此是双倍的数据速率。 当你这样做时,你应该使用传入的时钟 - 而不是一个乘以2的时钟...... 因此,600Mbps DDR接口应在300MHz时钟的两个 ...
  • 回答了问题 2020-4-17 09:33

    IDDR最大速度为virtex5 sx95t

    请告诉我如何知道virtex5运行iddr的最大速度 这个问题没有答案。 失败的IDDR不是失败的接口。 最终由IDDR捕获的输入接口是静态时序路径。 与其他静态时序路径不同,路径的起点(起始点)不在FPGA中 - 它是您的ADC。 ...
ta 的专栏
关闭

站长推荐 上一条 /6 下一条

返回顶部