发 帖  
  • 回答了问题 2020-4-2 09:45

    X_RAMB18E1上的ISim致命错误

    嗨, 你可以分享设计来重现这个问题吗? 谢谢, Shreyas -------------------------------------------------- --------------------------------------------尝试搜索你的答案 在发布新帖子之前在论坛或xilinx用户 ...
  • 回答了问题 2020-4-2 09:30

    Vivado许可证安装帮助

    嗨,不,你不需要在服务器上安装vivado,你需要安装Microsoft Visual C ++运行时库。这可以从上面提供的链接下载AR.installing这些库应解决问题。谢谢,Shreyas -------------------------------------------------- ...
  • 回答了问题 2020-4-2 09:21

    FIFO具有32位输入和8位输出怎么制作?

    您好,以下XAPP对您有所帮助.http://www.xilinx.com/support/documentation/application_notes/xapp291.pdfThanks,Shreyas -------------------------------------------------- -------------------------------- ...
  • 回答了问题 2020-4-2 09:04

    Vivado许可证安装帮助

    嗨,我认为你还没有安装Vivado,只使用LMTools,可以看到这个错误。请参阅AR关于这个.http://www.xilinx.com/support/answers/61429.htmlThanks,Shreyas -------------------------------------------------- ---- ...
  • 回答了问题 2020-4-2 08:57

    FIFO具有32位输入和8位输出怎么制作?

    您好,以下XAPP对您有所帮助.http://www.xilinx.com/support/documentation/application_notes/xapp291.pdfThanks,Shreyas -------------------------------------------------- -------------------------------- ...
  • 回答了问题 2020-4-1 09:37

    是否可以使用Vivado编程Nexys 2上次实现?

    嗨, 以下快照显示了vivado中支持的设备系列 http://www.xilinx.com/products/design-tools/vivado.html 谢谢, Shreyas -------------------------------------------------- ----------------------------------- ...
  • 回答了问题 2020-4-1 06:49

    怎么通过串行链路将数据从一个设备流式传输到另一个设备?

    请参阅以下帖子,了解您所面临的警告:http://forums.xilinx.com/t5/Simulation-and-Verification/modelsim-simulation-warning/td-p/123812thanks,Shreyas -------------------------------------------------- - ...
  • 回答了问题 2020-3-30 10:47

    从Platform Flash HW问题加载

    嗨,是的,这是你所指的DIN引脚。这是主FPGA串行数据输入。 将其连接到SPI flash PROM的从数据输出引脚。配置完成后,此引脚可用作用户I / O.谢谢,Shreyas -------------------------------------------------- -- ...
  • 回答了问题 2020-3-27 10:51

    如何使用VHDL仿真器确定输入变化与输出相应变化之间的最大延迟?

    嗨,在时序仿真的帮助下,您需要观察波形以找出这种延迟。您还可以在测试台中使用$ time函数来打印特定(输出)信号变化时的当前实时值。例如。 $ monitor($ time,“output_signal =%b”,output_signal_name) ...
  • 回答了问题 2020-3-27 10:21

    如何使用VHDL仿真器确定输入变化与输出相应变化之间的最大延迟?

    嗨,在Vivado的情况下,您可以合成并实现设计。在每个阶段,您可以分别执行后期综合时序仿真和后期实现时序仿真。在ISE的情况下,您可以执行后期翻译/后路线模拟。有关使用的步骤 ISE时序仿真,请参考下面给出的说明 ...
  • 回答了问题 2020-3-27 10:15

    如何使用VHDL仿真器确定输入变化与输出相应变化之间的最大延迟?

    嗨,在时序仿真的帮助下,您需要观察波形以找出这种延迟。您还可以在测试台中使用$ time函数来打印特定(输出)信号变化时的当前实时值。例如。 $ monitor($ time,“output_signal =%b”,output_signal_name) ...
  • 回答了问题 2020-3-26 10:19

    SATA控制器程序怎么执行?

    你好, 如果您为每个查询打开一个新线程并在原始问题得到解答时关闭当前线程,那么它的做法很好。 但是我会在上一篇文章中回答你的问题 1-您可以从设计属性窗口更改设备/板。 但是你需要相应地处理UCF文件。 2-模拟 ...
  • 回答了问题 2020-3-26 10:17

    制作edk库时出错

    喜 你能发布一下你面对的错误吗? 另请提及您用于编译modelsim库的命令 发布快照会很有帮助。 谢谢, Shreyas -------------------------------------------------- -------------------------------------------- ...
  • 回答了问题 2020-3-26 10:10

    想学ucos系统,先看ucosII还是ucosIII?

    ucos-II的资料多,很容易找到可借鉴的。学会基本功能和使用方法后,再转III也不迟吧!
  • 回答了问题 2020-3-26 09:48

    SATA控制器程序怎么执行?

    喜 不,我的意思是说你需要为该IP生成输出产品。 并且如果您没有IP许可证,您将无法使用它。 但是工具会直接抛出许可证错误,但事实并非如此。 谢谢, Shreyas -------------------------------------------------- ...
ta 的专栏
关闭

站长推荐 上一条 /6 下一条

返回顶部