发 帖  
  • 回答了问题 2022-2-18 09:32

    如何去实现基于AS608指纹+STM32串口通信的指纹录入设计呢

    一、硬件使用分类 1.整体图展示 采用STM32F103RCT6作为主控制器 2.STM32F103RCT6单片机 STM32F103RCT6不含USB转TTL芯片,需要外界接入 下图为STM32F103RCT6原理图 其中在RCT6中PA9,PA10为板子的USART1,原理图 ...
  • 回答了问题 2022-1-27 13:53

    探讨下电源防护中的过压保护

    绝大部分电子产品,电源部分是重中之重,好的电源防护更是不可或缺,好的电源保护可以保护后续重要的电路以及元器件不受外部过压影响而损坏。今天我们一起探讨下,电源防护中的过压保护。 简单的保护,我们一般加个T ...
  • 回答了问题 2022-1-7 10:49

    如何修改网口通信模式,改为四路差分信号通信模式?

    软件部分修改主要是参考phy芯片手册更改phy的配置。
  • 回答了问题 2021-11-8 10:11

    怎样去设计一种基于STM32的汽车防碰撞系统呢

    1 汽车发生碰撞的主要原因是由于汽车距其前方物体(如汽车、行人或其他障碍物)的距离与汽车本身的车速不相称造成的,即距离近而相对速度又太高。为了防止汽车与前方物体发生碰撞,汽车的车速就要根据与前方物体的距 ...
  • 回答了问题 2021-6-16 15:34

    求一种基于低功耗蓝牙模块的智能血压计方案

      传统的血压计需要医生将终端显示设备的数据告诉测量者,想要掌握血压的数据变化,就需要定期的去到医院或者是社康中心测量血压,并记录血压数据,费时又费力。智能血压计的出现就刚好解决了用户测量血压和血压数 ...
  • 回答了问题 2021-4-21 13:47

    如何利用直接变频收发器MAX2837实现WiBro设计?

      WiBroTM是完整的RF前端方案,符合WiBro 2.3GHz至2.4GHz移动WMAN (无线城域网)标准。该参考设计采用MAX2837直接变频收发器,提供了一个完整的从单载波RF到基带的解决方案。它可以作为多种产品的设计平台,例如C ...
  • 回答了问题 2021-3-1 14:31

    使用了运算放大器的放大器电路和比较器

      输入值的判定 — 比较器   Comparator也可称为比较器,比较两个电压的大小,然后输 出1( 侧的电源电压,图示为VDD)或0(-侧的电源电压)。比较器常常用于检测输入是否达到规定值。也可以用运算放大器来代替 ...
  • 回答了问题 2021-2-22 11:32

    旋转编码器的作用及工作原理

      旋转编码器的工作原理   编码器主要有两种类型,增量编码器和绝对编码器。增量编码器读取角度位移的变化,而绝对编码器读取编码轴的绝对角度。它们是使用了三种常用技术来实现的,即光学、机械或磁性技术。   ...
  • 回答了问题 2020-12-29 15:32

    以module的方式编译内核驱动

      Makefile 和测试驱动源码以及编译   作者在“/home/imx6”目录下新建一个“imx_driver_modules”目录,将要编译的驱动和 Makefile 文件放到这个目录下。   2.1 Makefile   Makefile 脚本文件:   obj-m ...
  • 回答了问题 2020-11-26 09:23

    RISC-V在航天军工产品设计方面的优势

    FPGA FPGA为设计人员提供了灵活的逻辑集成平台,可用于整个航空航天和国防设计领域,解决了上述诸多挑战。许多国防系统依赖FPGA进行高速信号处理、硬件加速、I/O扩展和嵌入式处理。 FPGA中最灵活、适应性最强的嵌入 ...
  • 回答了问题 2020-8-27 08:39

    如何与具有两个IO的SRAM具有相同的时钟输出频率?

    @csattarHi 基本上FPGA和所有外设决定以200MHz运行。 SRAM读/写将发生在管道激情中。 SRAM之间的读/写地址都不匹配。 但它将是一个顺序读/写操作。 并且在一个周期内没有在同一SRAM中读/写(周期意味着说N个时钟周 ...
  • 回答了问题 2020-8-27 08:08

    如何与具有两个IO的SRAM具有相同的时钟输出频率?

    早期的框图是错误的...... 请找到修改过的。
  • 回答了问题 2020-8-26 11:30

    请问是否可以同时使用Slave Serial和Master SPI x4配置?

    是的我同意设备在一个配置过程中不支持多个配置模式。 因此,计划是根据需求或需要使用不同的配置模式更改二进制文件。 对于JTAG +主SPI x4模式和JTAG +从串行模式,将生成单独的二进制二进制模式。 但是在硬件方面 ...
  • 回答了问题 2020-8-25 13:25

    当Vcco为1.8V时,是否可以产生输出差分时钟/数据?

    @gnarahar请在下面找到有关ADC和FPGA之间的LVDS接口的详细信息... 我们必须在设计中将ADS41B49IRGZT连接到Artix-7 FPGA。 1.以下是从ADC到FPGA LVDS接口的器件的LVDS Dc规范 ADS41B49(LVDS 1.8V) - LVDS输出 Vocm ...
  • 回答了问题 2020-8-25 12:54

    当Vcco为1.8V时,是否可以产生输出差分时钟/数据?

    @gnarahar感谢您分享信息。 我们检查了您提到的参数。 所有都在范围内。 希望我们能继续......再次感谢...
ta 的专栏
关闭

站长推荐 上一条 /6 下一条

返回顶部