发 帖  
经验: 积分:212
重庆大学电气工程学院
重庆市 沙坪坝区
  • 发布了问题 2018-3-21 15:52

    1

    重庆大学电气工程学院
    `最近用DDS产生正弦波,用Chipscope产看波形发现不能正常显示,如图 然后有重新查看以前做的AD程序波形,用单次触发方式(因为连续触发方式不能用,会报错)也是出现上图的波形,求问有没有大神知道。??? ...
  • 发布了帖子 2018-1-27 13:53

    2

    重庆大学电气工程学院
    我用MATLAB设计好单位增益的滤波器系数,然后导入 FIR 的IP核里面,系数转换成定点数了,但是此时显示的滤波器幅频特性曲线却是100dB的放大倍数,求问怎么让其变成单位增益? ...
  • 发布了帖子 2018-1-23 11:39

    0

    重庆大学电气工程学院
    搞AD转换的时候发现厂家给的程序有一处不是很明白。AD是9226,但是但是数据接收之后程序对数据进行了倒置,程序如下。ad1_in是AD9226输出,也就是程序的输入部分,在这里进行了倒置,不明白原因??求问为何 ...
    来源:FPGA|CPLD|ASIC论坛 标签: 转换
  • 发布了问题 2018-1-16 19:58

    4

    重庆大学电气工程学院
    如题,AD程序是现成的,可以正常工作,乘法器我是用IP核做的,顶层文件如下面截图。输入信号我接的是信号发生器的1kHz,4Vpp(峰峰值,幅值为2V),我用乘法器做平方(所以输入都为ad_ch1),经过乘法器之后应该输出 ...
    来源:FPGA|CPLD|ASIC论坛 标签: fpga ad转换
  • 发布了问题 2018-1-11 15:50

    6

    重庆大学电气工程学院
    已经有一个现成的AD采样模块,现在想添加功能,所以想在源工程中添加一个后续处理IP核,添加之后不知如何处理。
    来源:FPGA|CPLD|ASIC论坛 标签: Xilinx IP核 ISE
  • 发布了帖子 2018-1-5 21:43

    1

    重庆大学电气工程学院
    最近在搞system generator仿真,发现getway in这个模块参数设置变化导致MATLAB闪退问题,贴图如下 其中getway in 这个模块数据类型换成定点有符号或者无符号数都不得行,换成布尔值又会出现错误,不知为何啊!求教 ...
  • 发布了问题 2017-12-26 21:51

    1

    重庆大学电气工程学院
    利用system generator将ISE和MATLAB关联,但是打开simulink的过程中出现如下图情况 求问为何?过程中完全按照流程,分别给MATLAB以管理员权限,而且版本匹配,ISE14.7和MATLAB13a。 ...
    来源:FPGA|CPLD|ASIC论坛 标签: matlab ISE 仿真
  • 发布了问题 2017-12-21 22:13

    1

    重庆大学电气工程学院
    最近初学FPGA,想实现锁相放大器功能,想问能否在一块板子上(SPARTAN——6)完成AD转换、DDS、滤波和乘法运算功能
    来源:FPGA|CPLD|ASIC论坛 标签: fpga 开发板
ta 的专栏

成就与认可

  • 认证信息

    重庆大学电气工程学院
关闭

站长推荐 上一条 /9 下一条

返回顶部