-

jf_87093017
回答了问题
2024-12-19 05:53
【AG32开发板体验连载】开箱记录:全新范式的开发模式-由软件定义的硬件资源管理
二、GPIO 的使用:
可用 GPIO:
AG32 芯片内部可用 gpio 共有 80 个,分为 10 组,每组 8 个。
代码中各组对应为:GPIO0、GPIO1、GPIO2、...
组内各 IO 用 bit 表示:GPIO_BIT0、GPIO_BIT1、GPIO_BIT2、...
使用时 ...
来源:
-

jf_87093017
回答了问题
2024-12-19 05:35
【AG32开发板体验连载】开箱记录:全新范式的开发模式-由软件定义的硬件资源管理
主板正面图
主板背面图
主板及配件开箱图
![IMG_0809.jpeg]
![IMG_0808.jpeg]
烧写器及配件的开箱图
来源:
-

jf_87093017
回答了问题
2024-11-18 14:42
有没有3588s的TRM文档
还有需要吗?~
来源:
-

jf_87093017
加入了小组
2024-10-30 16:04
-

jf_87093017
关注了用户
2024-10-27 19:47
-

jf_87093017
加入了小组
2024-10-19 14:17
-

jf_87093017
赞同了文章
2024-9-11 10:42
RISC-V的理论与实践探讨
一、引言 RISC-V(Reduced Instruction Set Computing-V)是近年来在计算机体系结构领域中备受瞩目的开源指令集架构(ISA)。其源于加州大学伯克利分校的RISC项目,旨在通过简化指令集来优化计算效率。RI...
1640阅读 0评论
-

jf_87093017
发布了文章
2024-9-10 09:26
ISA ARM 对比 RISC-V
ARM和RISC-V同为精简指令集(RISC)架构,这意味着它们都基于相似的设计理念:通过简化指令集来提高处理器的效率和执行速度。然而,即使同为RISC架构,ARM和RISC-V的指令集在设计细节、扩展方式以及目标应用场景等方面有显著差异。...
2544阅读 0评论
-

jf_87093017
发布了文章
2024-9-10 09:16
RISC-V的理论与实践探讨
一、引言 RISC-V(Reduced Instruction Set Computing-V)是近年来在计算机体系结构领域中备受瞩目的开源指令集架构(ISA)。其源于加州大学伯克利分校的RISC项目,旨在通过简化指令集来优化计算效率。RI...
1640阅读 0评论
-

jf_87093017
参与了直播
2023-9-26 19:06
开源芯片系列讲座第12期:迎接RISC-V的崛起,嵌入式开发者准备好了
讲师:ICTXM
24154人浏览