TI论坛
直播中

刘杰

8年用户 1390经验值
私信 关注
[问答]

ADS1198 DRDY并没有自动变成高电平,而是一直维持在低电平,为什么?


  • 手册上说DRDY会在SCLK的下降沿自动变成高电平(DRDY s pulled high at the falling edge of SCLK),但为什么我做了几次后发现DRDY并没有自动变成高电平,而是一直维持在低电平。

回帖(2)

李海必

2025-2-6 15:22:22
 你上电后,没启动转换前,DRDY是高还是低呢?
举报

study875

2025-2-6 17:43:29
根据您的描述,ADS1198的DRDY引脚没有在SCLK的下降沿自动变成高电平,而是一直维持在低电平。这种情况可能是由以下几个原因导致的:

1. 硬件连接问题:请检查您的硬件连接是否正确。确保DRDY引脚与微控制器的相应引脚正确连接,并且没有短路或断路的情况。

2. 时钟信号问题:请检查SCLK时钟信号是否正确生成。确保时钟信号的频率和占空比符合ADS1198的要求。如果时钟信号不正确,DRDY引脚可能无法正确响应。

3. 配置问题:请检查您的ADS1198配置是否正确。确保您已经正确设置了控制寄存器,以使DRDY引脚在SCLK的下降沿自动变成高电平。如果配置不正确,DRDY引脚可能无法正常工作。

4. 软件问题:请检查您的软件代码是否正确。确保您已经正确地生成了SCLK时钟信号,并且正确地读取了DRDY引脚的状态。如果软件代码有误,可能导致DRDY引脚无法正确响应。

5. ADS1198芯片问题:如果以上原因都排除了,那么可能是ADS1198芯片本身存在问题。您可以尝试更换一个芯片,看看问题是否得到解决。

建议您按照以上步骤逐一排查问题,找到导致DRDY引脚无法正常工作的根源,并进行相应的修复。希望这些信息能帮助您解决问题。
举报

更多回帖

发帖
×
20
完善资料,
赚取积分