TI论坛
直播中

孔朱磊

8年用户 1043经验值
私信 关注
[问答]

ADS8363用FPGA做了一个SPI接口控制器,用示波器观察SDO无信号输出是怎么回事?


  • FPGA做了一个SPI接口控制器,用示波器观察,CS,convst/rd,SDI,BUSY,CLK到片脚信号正常,但SDO无信号输出?
    有谁知道SDI数据应在SPI CLK时钟的上升沿改变还是下降沿改变,需要每次单通道采集一次数据,应设置MODE几方式较好?

回帖(3)

白珊

2025-1-24 14:25:20
Mode 的选择请考虑几个方面:
1、单端采样,还是差分采样
2、SDOA单输出还是SDOA & SDOB同时输出?
可以看下Special Mode II是否适合你的应用。
从Figure 39 看,SDI数据是在CLK的下降沿有效,所以在上升沿改变。
举报

鲁瑶

2025-1-24 14:25:27
 初步怀疑是SPI配置的问题,请问楼主可否将SPI的配置程序以及示波器波形上传?datasheet中显示SDI数据是在CLK的上升沿改变的。每个应用模式都可以满足您所说的每次单通道采集数据一次的要求,只是在half clock mode 和full clock mode需要的时钟不同,在half clock mode下需要40个时钟才能输出一次SDO,2us完成一次完整的读数据,而full clock mode只需要一般的时间。
举报

你又知道了

2025-1-24 15:19:17
根据您的描述,您使用FPGA实现了一个SPI接口控制器,并观察到CS、convst/rd、SDI、BUSY、CLK信号正常,但SDO无信号输出。以下是一些建议和可能的原因:

1. 检查SPI接口配置:请确保您的FPGA SPI接口控制器配置正确,包括时钟速率、CPOL(时钟极性)和CPHA(时钟相位)。这些参数需要与ADS8363的SPI接口参数相匹配。

2. 检查SDI数据传输:SDI数据应在SPI CLK时钟的上升沿或下降沿改变。具体取决于CPHA参数。如果CPHA=0,则数据在时钟的上升沿改变;如果CPHA=1,则数据在时钟的下降沿改变。请检查您的FPGA代码是否正确处理了这一点。

3. 检查ADS8363的MODE设置:根据您的需求,您需要设置适当的MODE值。MODE决定了ADS8363的工作模式,例如单通道、双通道、差分输入等。根据您的描述,您需要每次单通道采集一次数据,因此您可能需要设置MODE为单通道模式。请参考ADS8363的数据手册以了解如何设置MODE。

4. 检查FPGA代码逻辑:请检查您的FPGA代码逻辑,确保在SPI接口控制器中正确处理了SDO信号的输出。可能存在逻辑错误或时序问题导致SDO信号未正确输出。

5. 检查硬件连接:请检查您的硬件连接,确保SDO信号线连接正确且无损坏。如果连接问题,可能导致SDO信号无法正常输出。

6. 检查示波器设置:请确保您的示波器设置正确,包括时基、触发电平等。错误的示波器设置可能导致您无法观察到SDO信号。

综上所述,您需要检查SPI接口配置、SDI数据传输、ADS8363的MODE设置、FPGA代码逻辑、硬件连接和示波器设置。通过逐步排查这些问题,您应该能够找到导致SDO无信号输出的原因,并进行相应的修复。
举报

更多回帖

发帖
×
20
完善资料,
赚取积分