TI论坛
直播中

申根换

8年用户 1681经验值
私信 关注
[问答]

CDCE62005作为PLL需要外部输入时钟多少MHz?


  • CDCE62005作为PLL需要外部输入时钟多少MHz?CDCE62005能否同时为AD提供时钟,能驱动的AD芯片有哪些?要求双通道,谢谢解答!~

回帖(2)

钱敏

2025-1-11 11:05:49
  62005的时钟参考范围很宽,具体看你的要求。一般可以是30.72Mh,61.44MH或者25Mh等常用频点
举报

京五环以外

2025-1-14 11:31:06
CDCE62005是一款由Texas Instruments生产的数字锁相环(PLL)芯片。关于您的问题,我将逐一进行解答:

1. CDCE62005作为PLL需要外部输入时钟多少MHz?

CDCE62005的输入时钟频率范围为1.25MHz至100MHz。这意味着它可以处理1.25MHz至100MHz之间的外部输入时钟。

2. CDCE62005能否同时为AD提供时钟?

CDCE62005可以为模数转换器(ADC)提供时钟。它具有两个独立的时钟输出,可以分别用于不同的应用,例如同时为两个ADC提供时钟。

3. 能驱动的AD芯片有哪些?要求双通道。

CDCE62005可以驱动多种双通道ADC芯片。以下是一些常见的双通道ADC芯片,它们可以与CDCE62005配合使用:

- AD7606:12位,200kSPS,双通道模数转换器
- AD7768-2:24位,250kSPS,双通道模数转换器
- ADS1272:24位,250kSPS,双通道模数转换器
- MAX1170:16位,1.25MSPS,双通道模数转换器

请注意,这些仅是一些示例,实际上还有许多其他双通道ADC芯片可以与CDCE62005配合使用。在选择ADC芯片时,请确保它们与CDCE62005的输出时钟频率兼容,并满足您的性能要求。
举报

更多回帖

发帖
×
20
完善资料,
赚取积分