TI论坛
直播中

哈哈哈

11年用户 863经验值
擅长:可编程逻辑
私信 关注
[问答]

VTT供电电源变换是否会导致DDR的Leveling出现time out的异常?


  • 我在自己设计的C6657的硬件电路中,发现存在如下异常情况,导致DDR测试不通过,
    DDR3 leveling has failed,STATUS = 0x40000064,现在
    ①可以确保DDR的配置参数已经根据 ti 给出的计算表格,根据硬件的实际设计情况,作出了调整;
    ②同一批次的产品,存在某些测试未发现异常,某些测试发现异常的情况。
          异常发生的时候,发现存在VTT供电电源,0.75V 存在最大20mV的变化量,正常的时候,该值的变化量一般在几个mV。
    现在,想要请问下,①VTT供电电源变换是否会导致 DDR 的Leveling 出现time out的异常?②VTT的变化范围在多少之内是允许的?【因为,我发现TI给出的文档上,有一处描述有点对不上,sprabi1c- DDR3 design requirements for Keystone Device,对于电压的稳定性,噪声方面有问题,如下图,±2%, or 1.5mV】

           不知道哪位高人,能够指点一下,不胜感激!

回帖(1)

李勇

2024-12-6 10:58:28
您好,根据您提供的信息,我将尝试回答您的问题。

1. VTT供电电源变换是否会导致DDR的Leveling出现time out的异常?

答:是的,VTT供电电源的不稳定可能会影响DDR的Leveling过程。VTT(Vref Termination)是DDR内存中的一个参考电压,用于确保内存控制器和DDR内存之间的信号完整性。如果VTT供电电源存在较大的波动,可能会导致DDR的Leveling过程出现time out异常。

2. VTT供电电源变换是否会导致DDR的Leveling出现time out的异常?

答:如上所述,VTT供电电源的不稳定可能会导致DDR的Leveling过程出现time out异常。您提到的VTT供电电源在异常发生时存在20mV的变化量,而正常时变化量在几个mV,这可能表明VTT供电电源的不稳定是导致DDR Leveling异常的原因之一。

针对您的问题,我建议您采取以下措施:

1. 检查VTT供电电源的稳定性:确保VTT供电电源的稳定性,可以通过检查电源电路的设计和布局,以及使用高质量的电源管理芯片来实现。

2. 检查DDR配置参数:虽然您已经根据TI给出的计算表格进行了调整,但仍建议您再次检查DDR配置参数,确保它们与硬件设计相匹配。

3. 检查硬件设计:检查硬件设计是否存在问题,例如信号完整性、电源分配等,这些问题可能会影响DDR的Leveling过程。

4. 测试不同批次的产品:您提到同一批次的产品存在测试未发现异常和测试发现异常的情况,建议您测试更多批次的产品,以便更好地了解问题的普遍性。

希望以上建议对您有所帮助。如有其他问题,请随时提问。
举报

更多回帖

发帖
×
20
完善资料,
赚取积分