TI论坛
直播中

laisvl

8年用户 1063经验值
私信 关注
[问答]

使用STM32F4控制DDC112,但DVALID信号一直为高是为什么?


  • 求助,在使用DDC112器件的过程中,在上电后,PWM输出了10M的CLK,和1khz的CONV,DDC112工作在continue模式,通过示波器观察 发现CLK和CONV同步,但DVALID一直为高电平状态。

回帖(3)

杨月粉

5 天前
CLK和CONV 需要同步,它们是使用同一个时钟源吗?
举报

韩禹

5 天前
 CLK和CONV都是PWM输出的是吗?示波器测量它们的上升沿是否在 ±10ns以内?高电平和低电平电压分别是多少?
举报

mintsy

5 天前
根据您的描述,您在使用STM32F4控制DDC112时遇到了DVALID信号一直为高的问题。以下是一些可能的原因和解决方法:

1. 硬件连接问题:请检查DDC112与STM32F4之间的硬件连接是否正确。确保所有引脚都已正确连接,并且没有短路或断路的情况。

2. 时钟信号问题:您提到PWM输出了10M的CLK,但DDC112的工作频率可能不是10M。请查阅DDC112的数据手册,确认其支持的时钟频率,并相应地调整PWM输出频率。

3. CONV信号问题:您提到PWM输出了1kHz的CONV信号,但DDC112可能需要不同的CONV信号频率。请查阅DDC112的数据手册,确认其CONV信号的要求,并相应地调整PWM输出频率。

4. DDC112配置问题:请检查DDC112的配置是否正确。确保您已正确设置DDC112的工作模式(如连续模式)和其他相关参数。

5. STM32F4代码问题:请检查您的STM32F4代码,确保PWM输出和DDC112的通信逻辑正确。您可以尝试使用示波器检查PWM输出的波形,以确保其符合预期。

6. DDC112故障:如果以上方法都无法解决问题,可能是DDC112本身存在故障。您可以尝试更换一个新的DDC112,看是否能解决问题。

综上所述,您需要逐步排查硬件连接、时钟信号、CONV信号、DDC112配置和STM32F4代码等问题,以找到导致DVALID信号一直为高的原因。希望这些建议能帮助您解决问题。
举报

更多回帖

发帖
×
20
完善资料,
赚取积分