TI论坛
直播中

一刀两断

8年用户 1002经验值
私信 关注
[问答]

ADS54J69每个转换器后跟随两个半带的FIR滤波器,那输出的是IQ数据吗?


  • 1、ADS54J69的内部两个转换器A和B输出的采样的数据是通过一个Jesd204b链路(8个lane)还是通过两个独立的jesd204b链路(每条链路4个lane)。
    2、ADS54J69有个DA_BUS_REORDER寄存器,手册上该寄存器只有0x0A一个配置选项,请问该寄存器是如何实现通道对应的?
    3、ADS54J69每个转换器后跟随两个半带的FIR滤波器,那输出的是IQ数据吗(但内部没有混频器)?如果是的话,那最终jesd204b输出的数据格式是是什么样的呢?

回帖(2)

夏日余晖

4 天前
  1. 通过Figure 71的架构图可以看到,应该是两个4lane的JESD204B链路。

    2.关于这个寄存器,看起来确实没有详细对这8bit详细介绍,我理解的是A

    bus或者B bus的recoder是通过配置Table 12中列觉得寄存器来是实现的。


output format可以通过寄存器43h来配置。



举报

尚文清

4 天前
1. ADS54J69的内部两个转换器A和B输出的采样数据是通过一个JESD204B链路(8个lane)还是通过两个独立的JESD204B链路(每条链路4个lane)?

ADS54J69是一款高速模数转换器(ADC),它具有两个独立的12位ADC,分别标记为A和B。这两个ADC可以共享一个JESD204B链路,也可以使用两个独立的JESD204B链路。具体取决于您的系统设计和需求。如果需要更高的数据吞吐量,可以选择使用两个独立的JESD204B链路。

2. ADS54J69有个DA_BUS_REORDER寄存器,手册上该寄存器只有0x0A一个配置选项,请问该寄存器是如何实现通道对应的?

DA_BUS_REORDER寄存器用于重新排序数据总线上的数据。0x0A配置选项表示将数据按照特定的顺序重新排列。具体来说,0x0A配置选项将数据按照以下顺序重新排列:

- 原始顺序:A0, A1, B0, B1
- 重新排序后的顺序:A0, B0, A1, B1

这种重新排序有助于提高数据吞吐量和减少延迟。

3. ADS54J69每个转换器后跟随两个半带的FIR滤波器,那输出的是IQ数据吗(但内部没有混频器)?如果是的话,那最终JESD204B输出的数据格式是什么样的呢?

ADS54J69内部确实没有混频器,但它可以输出IQ数据。这是因为每个ADC都有一个内置的数字下变频器(DDC),可以将模拟信号转换为数字IQ数据。DDC将模拟信号的实部和虚部分别乘以正弦和余弦波,然后将结果相加得到IQ数据。

最终JESD204B输出的数据格式取决于您的系统设计和需求。通常情况下,JESD204B输出的数据格式为:

- 每个样本包含两个12位的I和Q数据
- 数据按照DA_BUS_REORDER寄存器的配置顺序排列
- 数据通过JESD204B链路传输,可以是单个8个lane的链路,也可以是两个独立的4个lane的链路

请注意,具体的数据格式和传输方式可能因您的系统设计和需求而有所不同。建议您参考ADS54J69的数据手册和应用指南,以获取更详细的信息。
举报

更多回帖

发帖
×
20
完善资料,
赚取积分