ADS8688 滤波设计
在用ADS8688多通道ADC时,鉴于这个ADC是SAR型的,专门查阅相关的文章,前面抗混叠可以理解,这个缓冲运放与桶式滤波器有点问题。
1.公式10里面的Vfilt和Vfinal定义不清楚,如过Vinit是实际电压,Vfinal是采样开始时,外部电容上给Csh充电导致的跌落电压,那么公式10可以理解,因为表达的意思是从Vfinal开始以压差(Vinit-Vfinal)充电,实时电压值为充电变化加上Vfinal。公式11代表的是经过tacq时间后的Vfilt与Vfinal的差值,可是实际的电压应该是Vinit,尝试过将Vinit带入计算,结果得出时间常数为负值。这几个公式可以解释下吗?
2.这个计算过程始终不包含ADC的采样输入电阻,这个电阻和Csh本身也 是个RC,一定会比外部的RC小而不考虑吗?
3.为什么这个地方采用缓冲运放加桶式滤波方式,而不是考虑外部RC的C远大于内部Csh,外部的C上电压降减小到0.5LSB。(尝试过采样过程没有运放充电计算外部RC,要使外部RC上压降小于0.5LSB是需要很大的电容,但是这个是建立在没有充电的前提下,这个假设不大合适)
4.ADS8688看别人的设计,前面是个8阶低通抗混叠滤波器,然后就直接进ADC的采样通道,并没有运放缓冲和桶式滤波器,这个有问题吗?
5.ADS8688没有采样时的等效输入电路,这个通道电阻也没查出来。
6.ADS8688内部有缓冲运放,典型输入阻抗1M,前面的缓冲运放与桶式滤波是不是本来就不需要。
期待详细解答的帮助。
更多回帖