TI论坛
直播中

陈光琦

7年用户 936经验值
私信 关注
[问答]

CDCE62005默认配置下,U3、U4有正确输出,U0、U1、U2无输出时钟波形的原因?


  • 我注意到芯片的默认工作情况为下图所示:

    我现在使用AUX_IN输入25MHz单端时钟(方波  2Vpp  无偏置  HiZ
    此时PLL_LOCK为持续高电平——PLL成功锁定,且U3和U4有正确频率的波形,但U0、U1、U2只有直流偏置却没有输出时钟波形,请问这可能是什么原因呢?
    另外,U3和U4的输出偏置电压为1.6V,正常吗?我使用的输入时钟应不应该设置偏置?

    【补充说明:】
    实测整个芯片的各个VCC引脚均供电正常,VBB为1.38V也正常,外部配置引脚REF_SEL、PowerDown、SYNC均为高电平。

回帖(2)

夏日余晖

2024-11-9 16:07:33
[list]
[*]我注意到芯片的默认工作情况为下图所示:
[img=497,87]https://file1.elecfans.com/web2/M00/00/66/wKgaomapG2yAdL0tAAC7goQfPSQ067.jpg[/img]
我现在使用[b]AUX_IN[b]输入[/b][b]25MHz[/b][b]单端时钟(方波[/b][b]  2Vpp  [/b][b]无偏置[/b][b]  HiZ[/b][b])[/b][/b]
此时PLL_LOCK为持续高电平——PLL成功锁定,且U3和U4有正确频率的波形,但U0、U1、U2只有直流偏置却没有输出时钟波形,请问这可能是什么原因呢?
另外,U3和U4的输出偏置电压为1.6V,正常吗?我使用的输入时钟应不应该设置偏置?

【补充说明:】
实测整个芯片的各个VCC引脚均供电正常,VBB为1.38V也正常,外部配置引脚REF_SEL、PowerDown、SYNC均为高电平。
[/list]
举报

訾存贵

2024-11-9 17:35:44
根据您提供的信息,我们可以逐步分析可能导致U0、U1、U2无输出时钟波形的原因:

1. 检查配置寄存器设置:首先,确保您已经正确配置了CDCE62005的配置寄存器。如果配置寄存器设置不正确,可能会导致某些输出引脚没有时钟信号。请参考芯片的数据手册,检查您的配置寄存器设置是否正确。

2. 检查输出引脚的负载:U0、U1、U2引脚可能由于负载过大或过小而无法产生正确的时钟波形。请检查这些引脚的负载是否在芯片规定的范围内。

3. 检查时钟分频设置:如果U0、U1、U2的时钟分频设置不正确,可能会导致这些引脚没有输出时钟波形。请检查您的时钟分频设置是否正确。

4. 检查输入时钟信号:您提到使用的是25MHz单端时钟,方波2Vpp无偏置HiZ。请确保输入时钟信号的幅度、频率和相位符合芯片的要求。如果输入时钟信号有问题,可能会导致输出时钟波形异常。

关于U3和U4的输出偏置电压为1.6V的问题,这个值在正常范围内,因为CDCE62005的输出电压范围为0.8V至2.5V。关于输入时钟是否需要设置偏置,这取决于您的具体应用需求。如果输入时钟信号已经满足芯片的要求,那么不需要额外设置偏置。如果输入时钟信号的幅度、频率或相位不符合芯片的要求,您可能需要设置偏置以满足芯片的要求。

综上所述,您可以从配置寄存器设置、输出引脚负载、时钟分频设置和输入时钟信号等方面进行排查,以找到导致U0、U1、U2无输出时钟波形的原因。同时,请确保输入时钟信号满足芯片的要求,以确保输出时钟波形正常。
举报

更多回帖

发帖
×
20
完善资料,
赚取积分