TI论坛
直播中

lotusp

10年用户 1117经验值
擅长:电源/新能源
私信 关注
[问答]

求助,关于LMX2572LP多片时钟芯片同步的疑问求解


  • 手册中关于同步的描述:在OSCin的上升沿捕获sync的上升沿,经过t1,两片pll的输出同步上,t2为输出与参考时钟的确定性的延迟
    时序要求:tcs_min=2.5ns,tch_min=2ns




    OScin是100M的时钟,OScin与SYNC满足时序要求,但是pll输出的时钟信号同步不上。每SYNC一次,两片pll输出的时钟相位差会变化一次,但是未同步



    pll的配置如下:


                                                                   

回帖(1)

孙成红

2024-11-9 09:29:34
根据您提供的信息,您正在尝试同步两片LMX2572LP时钟芯片。在这种情况下,您需要确保时序要求得到满足,并且PLL配置正确。以下是一些可能的解决方案和建议:

1. 检查时序要求:确保OSCin和SYNC信号满足手册中提到的时序要求,即tcs_min=2.5ns和tch_min=2ns。如果这些要求没有得到满足,可能会导致PLL输出的时钟信号无法同步。

2. 检查PLL配置:确保两片PLL的配置相同。这包括输入频率、分频比、相位偏移等参数。如果配置不同,可能会导致输出时钟信号的相位差变化。

3. 检查同步信号:确保SYNC信号的上升沿与OSCin的上升沿对齐。如果SYNC信号的上升沿与OSCin的上升沿不同步,可能会导致PLL输出的时钟信号无法同步。

4. 检查电源和地线:确保两片PLL的电源和地线连接正确且稳定。不稳定的电源或地线可能会导致PLL输出的时钟信号不稳定,从而影响同步。

5. 检查时钟分配网络:确保时钟分配网络(如时钟树)设计合理,以减少时钟信号的传播延迟和相位误差。不合理的时钟分配网络可能会导致PLL输出的时钟信号无法同步。

6. 考虑使用外部时钟源:如果内部时钟源无法满足同步要求,可以考虑使用外部时钟源来同步两片PLL。这可以通过将外部时钟源连接到两片PLL的参考输入端来实现。

7. 检查芯片手册和应用笔记:仔细阅读LMX2572LP的芯片手册和应用笔记,以确保您了解所有相关的技术细节和最佳实践。这可以帮助您更好地理解如何配置和同步PLL。

8. 寻求技术支持:如果以上建议都无法解决问题,可以考虑联系芯片制造商的技术支持团队,以获取更专业的帮助和建议。

希望这些建议能帮助您解决两片LMX2572LP时钟芯片同步的问题。
举报

更多回帖

发帖
×
20
完善资料,
赚取积分