TI论坛
直播中

丁冬芹

7年用户 1304经验值
私信 关注
[问答]

TLV320AIC3101 ADC的底噪异常的原因?如何解决?


  •   1,只测adc功能,板子上两片codec+FPGA,直接使用fpga抓到的i2s数据查看,24bit采样下,底噪高达10个bit,求证下是否正常
    2,功能没有问题,可以正常采集音频录制下来播放无明显异常;
    3,硬件把所有输入都通过电容短接到地,排除其它的干扰来测底噪,芯片的模拟电源也是使用的高psrr的LDO来供电的;
    4,简单计算下:10bit底噪对24bit动态范围,信噪比 = 20log(2^14)= 84Db,这个计算是否正确,似乎离手册指标还有不少差距
    5,板子未做模拟地数字地分离(布局上codec远离dcdc电源及功率器件),这个是否有这么大的影响

回帖(1)

纯纯纯牛奶

2024-10-14 18:09:34
TLV320AIC3101是一款高性能的音频编解码器,具有低噪声、高动态范围等特点。根据您的描述,底噪异常可能有以下几个原因:

1. 电源干扰:虽然您已经使用了高PSRR的LDO来供电,但仍然可能存在电源干扰。请检查电源线的布局,确保电源线远离信号线,以减少干扰。

2. 地线布局:您提到板子未做模拟地和数字地分离,这可能会对底噪产生影响。建议在布局上将codec远离DCDC电源及功率器件,以减少干扰。

3. 信号线布局:信号线的布局也可能影响底噪。请确保信号线远离电源线和地线,以减少干扰。

4. 外部干扰:请检查板子周围的环境,确保没有其他电磁干扰源。

5. 硬件问题:如果以上方法都无法解决问题,可能是硬件本身存在问题。建议更换芯片或板子进行测试。

关于信噪比的计算,您的计算方法是正确的。信噪比 = 20log(2^14)= 84dB。这个值确实离手册指标有一定差距,但请注意,这个值是在理想情况下计算的,实际应用中可能会受到其他因素的影响。

为了解决底噪异常的问题,您可以尝试以下方法:

1. 优化电源线和地线的布局,确保它们远离信号线。

2. 在信号线和电源线之间添加屏蔽层,以减少干扰。

3. 使用低噪声的电源和地线处理方案,如使用低噪声LDO、磁珠等。

4. 检查外部干扰源,如电磁干扰、射频干扰等,并采取措施减少干扰。

5. 如果问题仍然存在,建议更换芯片或板子进行测试。
举报

更多回帖

发帖
×
20
完善资料,
赚取积分