TI论坛
直播中

毛萃

7年用户 881经验值
私信 关注
[问答]

OPA1622 PCB输出迹线引起的电感,在容性负载下导致增益裕度过低怎么解决?


  • 我使用tiNA TI仿真了OPA1622,由于PCB上OPA1622的输出迹线比较长,而且外接有保护继电器至3.5mm耳机接口,加上继电器的触片电感,以1mm/1nh计算,这可能会引起几十~100nH的迹线电感,我把100nH的电感串入到OPA1622的输出端,然后接入330pf的电容模拟耳机线缆的分布电容,发现增益裕度只有7.2度,用什么办法才能提高增益裕度?

回帖(1)

杨静

2024-9-29 16:49:29
在这种情况下,我们可以采取以下措施来提高增益裕度:

1. 减小迹线电感:优化PCB布局,尽量缩短OPA1622输出端到继电器的迹线长度,以降低迹线电感。同时,可以考虑使用更宽的迹线,以降低电感。

2. 使用低电感继电器:选择电感较低的继电器,以减少整体系统的电感。

3. 增加反馈电容:在OPA1622的输出端和地之间增加一个大电容(例如1μF),以降低高频增益,从而提高增益裕度。

4. 使用补偿网络:在OPA1622的输出端和继电器之间添加一个补偿网络,例如RC网络,以降低高频增益,提高增益裕度。

5. 调整OPA1622的反馈电阻:通过调整反馈电阻的值,可以改变OPA1622的增益,从而影响系统的相位裕度。可以尝试增加反馈电阻的值,以提高增益裕度。

6. 使用高速运放:如果可能的话,可以考虑使用具有更好相位裕度的高速运放,以提高系统的增益裕度。

7. 使用模拟滤波器:在OPA1622的输出端和继电器之间添加一个模拟滤波器,以降低高频增益,提高增益裕度。

8. 优化电路设计:重新审视电路设计,确保所有元件的参数和布局都符合设计要求,以提高系统的稳定性。

通过以上措施,可以有效地提高OPA1622在容性负载下的增益裕度。在实际操作中,可能需要尝试多种方法,以找到最佳的解决方案。
举报

更多回帖

发帖
×
20
完善资料,
赚取积分