TI论坛
直播中

刘波

7年用户 946经验值
私信 关注
[问答]

高速电路板的电容会并多大,要不要串电阻或者电感呢?


  •    超高速电路板中(>100MHZ)电源旁边一般会放很多电容,但是在电源内阻比较小的时候这些去耦电容的截至频率会比较高,对几千HZ的噪声比较难滤除,我看有的设计方案是会在电源端串一个几十Ω的电阻,有的方案是串一个小电感,1mH左右,电阻的还好,不会震荡,串电感会在谐振频率附近振荡啊,就问下一般高速电路板的电容会并多大,要不要串电阻或者电感呢?

                                                                   

回帖(1)

李辉

2024-9-3 12:29:12
在高速电路板设计中,去耦电容的选择和配置对于确保电路的稳定性和性能至关重要。对于超高速电路板(>100MHz),电源旁确实需要放置很多去耦电容。以下是一些建议和步骤,以帮助您选择合适的电容、电阻和电感。

1. 确定电容值:首先,需要确定去耦电容的值。通常,电容值的选择取决于电路的工作频率和所需的去耦效果。对于超高速电路板,建议使用多个不同值的去耦电容,如0.1μF、1μF、10μF等,以覆盖不同的频率范围。

2. 考虑电源内阻:如您所述,当电源内阻较小时,去耦电容的截止频率会较高,可能导致对低频噪声的滤除效果不佳。在这种情况下,可以考虑在电源端串联一个电阻或电感。

3. 选择电阻:在电源端串联一个几十Ω的电阻可以降低去耦电容的截止频率,从而提高对低频噪声的滤除效果。但是,电阻会增加电路的损耗,因此需要权衡电阻值和去耦效果。

4. 选择电感:在电源端串联一个小电感(如1mH)可以降低去耦电容的截止频率,同时减少电路损耗。然而,电感可能会在谐振频率附近产生振荡。为了避免这种情况,可以选择一个合适的电感值,使得谐振频率远离电路的工作频率。

5. 仿真和测试:在实际应用中,建议使用电路仿真软件对电路进行仿真,以验证去耦电容、电阻和电感的配置是否满足设计要求。此外,还需要进行实际测试,以确保电路在实际工作条件下的性能。

总之,在高速电路板设计中,去耦电容的选择和配置需要综合考虑电路的工作频率、电源内阻、电阻和电感的影响。通过仿真和测试,可以找到最佳的去耦电容、电阻和电感配置,以确保电路的稳定性和性能。
举报

更多回帖

发帖
×
20
完善资料,
赚取积分