如果你将 kill/stop input 的触发方式设置成 level,那么指的就是高电平触发,这个极性无法修改成低电平触发。
电平长短的话,如果选择的是 aynsc 模式,那么只需要一个纯硬件电路的反应时间就可以识别到 kill 为高,选择 sync 模式的话,level 至少要维持一个 PWM 主时钟周期,但是我建议无论是哪种模式, kill 的触发信号宽度都满足 width >= 2 * pwm clock period。
Kill 时间标注位,这个我在 TCPWM 的几个配置寄存器中没有找到,应该不支持标志位。
如果你将 kill/stop input 的触发方式设置成 level,那么指的就是高电平触发,这个极性无法修改成低电平触发。
电平长短的话,如果选择的是 aynsc 模式,那么只需要一个纯硬件电路的反应时间就可以识别到 kill 为高,选择 sync 模式的话,level 至少要维持一个 PWM 主时钟周期,但是我建议无论是哪种模式, kill 的触发信号宽度都满足 width >= 2 * pwm clock period。
Kill 时间标注位,这个我在 TCPWM 的几个配置寄存器中没有找到,应该不支持标志位。
举报