问题一:在使用AD9266-80评估板的时候,测量的AD芯片的DRVDD是1.8V,这是不是说明高电平对应的就是1.8V?
怎样转换成3.3V呢?我使用的FPGA核心板是3.3V的。
问题二:对照网上给的9649EE01B_SCH, U105应该是产生3.3V的电压芯片,但是我的板子上是1.8V的?
需求一:不知道能不能给一份评估板自己的9649CE01A的原理图?
需求二:不知道谁用这块评估板与FPGA核心板连用过啊?求一份AD Verilog程序,AD9266的时序好特殊的样子,不是在DCO的上升沿或下降沿,有延迟。。