我使用的是AD9629_65,
电路图如下,CSB,SCLK,PDWN,通过
FPGA配置为1,1,0,选择内部偏置。
现在不接输入和时钟,(之前接上时钟和输入,问题也一样。)VCM也悬空。用电压表测量VREF引脚电压是0.78V,理论值应该是精确的1.0V偏置,而VCM引脚电压是1.22V,输入引脚电压也有0.4V。RBIAS引脚电压0.57V的样子。
这是用电压表测的数据,但是用示波器看,VREF和VCM引脚的信号是如下图所示,
请问这是什么原因导致的,这是第二片AD了,之前换过一片,问题还是一样的。芯片原厂买的,应该没问题。
然后换成外部偏置,就是SENSE引脚接高电平,测量VREF引脚0.97V,VCM1.53V,输入端0.8V,并且VREF电压会随着输入端电压变化。