电路设计论坛
登录
直播中
凌章致
7年用户
958经验值
私信
关注
[问答]
AD9224的逻辑输入高电平最低是3.5V吗?
开启该帖子的消息推送
AD9224
高电平
当DRVDD使用5V时,手册上写了,AD芯片的数字输入输出是5V的逻辑电平。当DRVDD使用3.3V时,AD芯片的数字输入输出是3.3V的逻辑电平。但是当DRVDD = 3.3 V时,不知道数字输入的高电平是否需要大于3.5V呢?芯片手册上没有写明,如下:当我使用DRVDD=3.3V时,如果我使用3.3V幅值的时钟信号,不知道芯片能不能正常工作呢
回帖
(1)
陈琳
2023-12-14 16:19:16
建议>3.5V, 因为CLK是参考AVDD的power. 跟DRVDD没有关系,如果是3.3V,很可能不能工作
建议>3.5V, 因为CLK是参考AVDD的power. 跟DRVDD没有关系,如果是3.3V,很可能不能工作
举报
更多回帖
rotate(-90deg);
回复
相关问答
AD9224
高电平
请问
AD9224
的
逻辑
输入
高电平
最低
是
3.5V
吗?
2019-02-18
2134
AD9224
的内部结构与引脚说明,有哪些应用?
2021-04-22
991
请问
AD9224
数据手册为何没有给出ENOB数据
2018-09-03
1779
ad9224
高速adc驱动电路怎么设计
2018-11-26
2500
一个关于AD9220时钟
输入
的问题
2020-08-22
1348
AD9224
加上12.5MHz的时钟后,在
输入
端的信号会出现毛刺,不加时钟信号
输入
端的信号波形是光滑的,这是为什么呢?
2023-12-08
408
请问
AD9224
加时钟后,为什么会在
输入
端信号出现毛刺?
2018-07-31
2069
请问
AD9224
加上12.5MHz的时钟后,在
输入
端的信号会出现毛刺是什么原因?
2019-01-24
1786
请问隔离485收发器ADM2587E用5
V
供电时芯片的收发控制引脚RE和芯片的数据发送引脚TXD的
输入
电平
是多少?
2018-10-12
3428
开关量
输入
输出R2和R5的取值相矛盾
2019-05-17
1111
发帖
登录/注册
20万+
工程师都在用,
免费
PCB检查工具
无需安装、支持浏览器和手机在线查看、实时共享
查看
点击登录
登录更多精彩功能!
首页
论坛版块
小组
免费开发板试用
ebook
直播
搜索
登录
×
20
完善资料,
赚取积分