电路设计论坛
直播中

刘埃生

7年用户 1687经验值
私信 关注
[问答]

AD7124-4的DOUT/RDY脚始终是低电平的原因?

电路如下

配置如下
开启通道0, 内部参考电压,连续转化,滤波FS设置1920 sin4,控制寄存器 使能数据状态位,CS_EN位,内部时钟,全功率模式。




问题:
寄存器CS_EN位设置为1,应该在CS高电平是Dout脚变成RDY功能,但是发现CS为高电平后DOUT/RDY脚始终是低电平。
滤波器FS设置是1920 数据转换速率应该是10HZ。

如果CS_EN设置为0,在数据传输完成CS为高电平后DOUT/RDY脚用示波器看是从高电平缓慢的降到低电平的~
用读取状态寄存器方法来判断数据转换完成的方法是可以的。

更多回帖

发帖
×
20
完善资料,
赚取积分