目前,我在利用多片高速DAC芯片AD9739做实验,可是在测量DAC输出信号杂散的时候,发现输出信号谐波功率较高。实验过程如下:利用DSP造的单频点正弦波数据传到
FPGA,经过FPGA将回放数据传给DAC芯片AD9739并做循环回放,利用频谱仪测量输出正弦波信号的SFDR。在输出信号频谱中,单频点正弦信号的谐波信号功率较大,导致DAC输出信号的SFDR较差,具体波形见附件中的图片。硬件
电路:信号源给时钟芯片ADCLK914提供时钟,ADCLK914输出时钟给DAC。DAC输出的模拟前端是利用手册中推荐的方式,差分输出信号对地分别接90欧姆电阻,经过变压器差分转单端信号,利用电容隔直,再加一个1GHz的无源低通滤波器得到输出信号。现在比较迷茫,不知该从哪方面去抑制谐波功率来提高SFDR?希望知道的工程师们指点一下,非常感谢!!!