AD7760故障描述:
电路采用4片AD7760,共用SYNC、Reset管脚,MCLK由
FPGA(四路共用)输出,经过四路时钟缓冲电路后连到四路7760管脚。4片AD7760数据线不共用,采用非调制工作模式。按照 英文手册第27页配置AD7760,默认设置为2.5MHz.然后切换采样率为1.25MHz、625KHz、312.5KHz、156.25KHz、78.125KHz(上述采样率为完全滤波模式),切换时、从步骤3复位开始直到步骤8同步结束。在切换过程中、有时能切换成功,DRDY脉冲频率达到预期,有时切换不成功,DRDY频率为312.5KHz(不是期望频率)或者DRDY一直为高电平。想请教下为啥切换频率有时能成功、有时却切换不了,是硬件问题还是底层代码问题, 或者是芯片的固有属性造成的。