电路设计论坛
直播中

周必镜

7年用户 930经验值
私信 关注
[问答]

AD9780的DCOP和DCON的差分时钟输出幅度仅有100mv,甚至更小怎么解决?

各位专家,请问下AD9780的差分时钟244M时输出DCOP和DCON的幅度,不接负载时,波形为1.2V偏置,400mv的峰峰值,把这个信号接上到FPGA时,偏置还是1.2v,峰峰值降到不到100mV,输出的时钟频率越高,峰峰值越小,请问这个正常吗,FPGA需要用这个时钟采样数据发送给AD9780,导致输出不稳定,有时候EVM会恶化很明显,请问这个是什么原因导致,有解决办法吗?

更多回帖

发帖
×
20
完善资料,
赚取积分