音视频技术
登录
直播中
学电超人
13年用户
894经验值
擅长:微处理器/微控制 微处理器/微控制 微处理器/微控制 微处理器/微控制 微处理器/微控制 微处理器/微控制 微处理器/微控制 微处理器/微控制 微处理器/微控制 微处理器/微控制 微处理器/微控制 微处理器/微控制 微处理器/微控制 微处理器/微控制 微处理器/微控制 微处理器/微控制
私信
关注
[问答]
ADSP-21569 LP0和LP1表现不一致是怎么回事?
开启该帖子的消息推送
ADSP
LP0和LP1都是SLAVE模式,外部时钟。程序根据例程“Linkport_DMA_Example”调整。LP0可以正常中断、读取数据。而LP1不能。即使屏蔽LP0,LP1单独工作时,也不能产生中断,不能读取数据。请问,LP1为什么不能正常工作?
更多回帖
rotate(-90deg);
回复
相关问答
ADSP
ADSP-21569
烧写程序,每次都提示没有找到目标是什么原因?
2023-11-28
543
ADSP-21569
的DEMO板例程是怎么设置时钟的?
2023-11-28
547
过孔的单位和其他部分的单位好像
不一致
2015-01-29
3056
MAX
一
直显示IP
不一致
怎么解决
2020-09-04
3010
求助 protel画的原理图与PCB的网络表
不一致
2012-07-18
4002
AD9910初始相位
不一致
2022-10-24
12843
不一致
IP设置
2013-06-25
5761
ADSP-21569
LEDBlink例程里的SRU如何扩展使用?
2023-11-28
526
怎么从FPGA输入流到FX2
LP
?
2019-10-22
1398
UART调试助手接收到数据和M482发送的
不一致
是
怎么回事
?
2023-06-16
598
发帖
登录/注册
20万+
工程师都在用,
免费
PCB检查工具
无需安装、支持浏览器和手机在线查看、实时共享
查看
点击登录
登录更多精彩功能!
首页
论坛版块
小组
免费开发板试用
ebook
直播
搜索
登录
×
20
完善资料,
赚取积分