ST意法半导体
直播中

郭大

10年用户 949经验值
擅长:嵌入式技术
私信 关注
[问答]

引脚PB10上的I2S2_CK是如何从主要的64 MHz I2S时钟派生出来的呢?

我正在使用 ST32F4 发现板,如果有人能解释 CubeIDE 中的 PLLI2S 时钟设置与 mems 麦克风的实际 I2S2_CK (PB10) 之间的关系,我会很高兴。在我的例子中,我使用 PLLN=192 和 PLLR=3 提供 64MHz I2S 时钟。所以我的问题是:引脚 PB10 上的 I2S2_CK 是如何从主要的 64 MHz I2S 时钟派生出来的?64 MHz I2S 时钟是否与引脚 PC6 上的可选 I2S2 主时钟输出相同。




回帖(1)

游成敏

2022-12-20 14:29:13
举报

更多回帖

发帖
×
20
完善资料,
赚取积分