Lat
tice公司完整型号:LCMXO2-1200HC-6MG132C
制造厂家名称:Lattice Semiconductor Corporation(莱迪思
半导体)
描述:IC CPLD 640MC 6.72NS 132CSBGA
系列:MachXO2
可编程类型:系统内可编程
封装:LQFP
贴装:表面贴装
引脚数:132
最大频率: 388 MHz
最高工作温度: 85 °C
最大供电电压: 3.465 V
内存大小: 17.3 kB
内存类型: FLASH
最低工作温度: 0 °C
最小供电电压: 2.375 V
Gates数: 1280
I/O 数量: 108
逻辑块数(LAB): 80
宏单元数: 320
工作电源电压: 2.5 V
内存大小: 8 kB
无铅
辐射硬化: 否
符合 RoHS
特征
灵活的逻辑架构
六个具有 256 到 6864 个 LUT4 的设备和 18 至 334 个输入/输出
超低功耗器件
先进的 65 nm 低功耗工艺
待机功耗低至 22 µW
可编程低摆幅差分 I/O
待机模式和其他省电选项
嵌入式和分布式内存
高达 240 kbits sysMEM™ 嵌入式模块 内存
高达 54 kbits 的分布式 RAM
专用 FIFO 控制逻辑
片上用户闪存
高达 256 kbits 的用户闪存
100,000 次写入周期
可通过 WISHBONE、SPI、I2 访问 和 JTAG接口
可用作软处理器 PROM 或用作 闪存
预先设计的源同步 I/O
I/O 单元中的 DDR 寄存器
专用传动逻辑
用于显示 I/O 的 7:1 传动装置
通用 DDR、DDRX2、DDRX4
专用 DDR/DDR2/LPDDR 内存,具有 DQS 支持
高性能、灵活的 I/O 缓冲器
可编程 sysI/O™ 缓冲区支持多种接口:
– LVCMOS3.3/2.5/1.8/1.5/1.2
– LVTTL
– PCI
– LVDS、Bus-LVDS、MLVDS、RSDS、LVPECL
– SSTL 25/18
– HSTL 18
– MIPID-PHY 模拟
– 施密特触发器输入,高达 0.5 V 迟滞
I/O 支持热插拔
片上差分终端
可编程上拉或下拉模式
灵活的片上时钟
八个主时钟
用于高速 I/O 的最多两个边沿时钟 接口(仅顶部和底部)
每个设备最多两个模拟 PLL,具有小数n频率合成
– 宽输入频率范围(7 MHz 至 400 兆赫)
非易失性,无限可重构
即时启动——在几微秒内启动
单芯片安全解决方案
可通过 JTAG、SPI 或 I2C 进行编程
支持非易失性存储器的后台编程
可选的带外部 SPI 存储器的双启动
TransFR™ 重配置
系统运行时进行现场逻辑更新
增强的系统级支持
片上强化功能:SPI、I2 C、定时器
精度为 5.5% 的片上振荡器
用于系统跟踪的唯一 TraceID
一次性可编程 (OTP) 模式
具有扩展工作范围的单电源
IEEE 标准 1149.1 边界扫描
符合 IEEE 1532 的在系统编程
广泛的封装选项:
TQFP、WLCSP、ucBGA、csBGA、caBGA、ftBGA、 fpBGA、QFN 封装选项:
小尺寸封装选项 – 小至 2.5 毫米 x 2.5 毫米
支持密度迁移
先进的无卤封装