电力电子技术
登录
直播中
我有一车切糕
11年用户
580经验值
私信
关注
[问答]
怎样去设计一种基于PLL(锁相环)合成器的数字调谐系统
开启该帖子的消息推送
pll
调谐系统
锁相环
控制用微处理器的主要性能有哪些?
处理器在调频(FM)调谐器中的应用是什么?
数字调谐系统有哪些性质?
怎样去设计一种基于PLL(锁相环)合成器的数字调谐系统?
回帖
(1)
王杰
2021-8-17 17:24:39
家用电器电路
数宇调谐系统
如图2502所示是使用PLL(锁相环)合成器的数字调谐系统的框图。数字调谐系统最重要的特性是它能完全消除调谐操作中的离散性,以及由于时间及温度引起的接收频偏,克服选台不准和跳台的问题。使用PLL频率合成器可以使本振频率嗣石英振荡器的参考频率同步,保持正确的接收。
另外一个重要的性质是,它有各种调谐功能和丰富的选台功能,使用PLL合成器的调谐器可以省去调谐转动度盘,按下一个按钮就跳过一个频道,调谐器也可以自动调谐。
PLL频率合成器是一个数字电路,也不需要度盘,因为它可以准确地显示所接收的频率数字,而且还可以记忆所希望的台站,通过10个键直接预置所要接收的频率。
图25-32所示的数字调谐系统,其控制核心的是一个CMOS单片微处理器(双列直插42脚),用作预置定标器的是一个ECL型集成电路(单列9脚),用于PLL的是一个CMOS集成电路(双列16脚)。
控制用微处理器的主要性能如下:
(1) CPU中的RAM为96B×4,ROM为2KB。
(2) 52条指令。
(3)时钟周期20峭。
(4)1个电平中断。
(5) 34个输出通道。
2.撒处理器在调频(FM)调谐器中的应用
调频收音技术迅速发展,应用调频技术的收音机,其性能(失真和信噪比)较调幅收音机大大提高。
最显著的是,通过微处理器的应用和软件的发展,大大扩展了收音机的功能,因而也促使数字调谐器数量和质量有很大提高。
由于存储器和预置键的使用,使调频接收机具有记忆功能,不但可以记忆频道,而且可以记忆中频频带开关和高频频带开关,以及时间控制等复杂的功能。
控制器是正在研究中的新技术,以便能借助于微处理器的运算和控制功能,自动搜索和寻找所希望的电台。同时,借助于微处理器的控制使收音部分高放电路及其他电路都处于最佳状态。
预置频道功能可以实现自动录音或无人录音,而且使用者还可以录制两个甚至多个电台的节目。
目前市场上出现的一些调谐器,利用微处理器使记忆的节目可以扩展到一周之外,同时控制音频系统成为一个整体。
执行这种功能的典型4位单片微处理器是一个NMOS型的lC,它具有1 KB ROM和256bit RAM。
同该微处理器组合在一起的有时钟和其他功能。在时钟功能中,有可触摸式调整的时间预置和显示功能,
可以预置一周中的某一天的小时和分钟,以每天24水时显示。另外,还可以记忆8个FM电台的频率。
从电源到调谐器、前置放大、主放大(功率)器、磁带录音座等动作,都可由时序功能程序来实现(32步).
频率码为8位;需要二个8X8=64 bit的RAM来记忆8个电台频率。家庭中的音响设备,在断掉
220 V交流电源的情况下,需要保持所记忆的内容,因而使用耗电小的CMOS内存RAM.这就不需要很大的辅助电源了。
在时序控制器中,每一步所必要的位数是8X4-32位,而对于32步.256位的内存容量显然是不够的,因此还要使用一个256X4= 1024位的RAM作为内存储器。
家用电器电路
数宇调谐系统
如图2502所示是使用PLL(锁相环)合成器的数字调谐系统的框图。数字调谐系统最重要的特性是它能完全消除调谐操作中的离散性,以及由于时间及温度引起的接收频偏,克服选台不准和跳台的问题。使用PLL频率合成器可以使本振频率嗣石英振荡器的参考频率同步,保持正确的接收。
另外一个重要的性质是,它有各种调谐功能和丰富的选台功能,使用PLL合成器的调谐器可以省去调谐转动度盘,按下一个按钮就跳过一个频道,调谐器也可以自动调谐。
PLL频率合成器是一个数字电路,也不需要度盘,因为它可以准确地显示所接收的频率数字,而且还可以记忆所希望的台站,通过10个键直接预置所要接收的频率。
图25-32所示的数字调谐系统,其控制核心的是一个CMOS单片微处理器(双列直插42脚),用作预置定标器的是一个ECL型集成电路(单列9脚),用于PLL的是一个CMOS集成电路(双列16脚)。
控制用微处理器的主要性能如下:
(1) CPU中的RAM为96B×4,ROM为2KB。
(2) 52条指令。
(3)时钟周期20峭。
(4)1个电平中断。
(5) 34个输出通道。
2.撒处理器在调频(FM)调谐器中的应用
调频收音技术迅速发展,应用调频技术的收音机,其性能(失真和信噪比)较调幅收音机大大提高。
最显著的是,通过微处理器的应用和软件的发展,大大扩展了收音机的功能,因而也促使数字调谐器数量和质量有很大提高。
由于存储器和预置键的使用,使调频接收机具有记忆功能,不但可以记忆频道,而且可以记忆中频频带开关和高频频带开关,以及时间控制等复杂的功能。
控制器是正在研究中的新技术,以便能借助于微处理器的运算和控制功能,自动搜索和寻找所希望的电台。同时,借助于微处理器的控制使收音部分高放电路及其他电路都处于最佳状态。
预置频道功能可以实现自动录音或无人录音,而且使用者还可以录制两个甚至多个电台的节目。
目前市场上出现的一些调谐器,利用微处理器使记忆的节目可以扩展到一周之外,同时控制音频系统成为一个整体。
执行这种功能的典型4位单片微处理器是一个NMOS型的lC,它具有1 KB ROM和256bit RAM。
同该微处理器组合在一起的有时钟和其他功能。在时钟功能中,有可触摸式调整的时间预置和显示功能,
可以预置一周中的某一天的小时和分钟,以每天24水时显示。另外,还可以记忆8个FM电台的频率。
从电源到调谐器、前置放大、主放大(功率)器、磁带录音座等动作,都可由时序功能程序来实现(32步).
频率码为8位;需要二个8X8=64 bit的RAM来记忆8个电台频率。家庭中的音响设备,在断掉
220 V交流电源的情况下,需要保持所记忆的内容,因而使用耗电小的CMOS内存RAM.这就不需要很大的辅助电源了。
在时序控制器中,每一步所必要的位数是8X4-32位,而对于32步.256位的内存容量显然是不够的,因此还要使用一个256X4= 1024位的RAM作为内存储器。
举报
更多回帖
rotate(-90deg);
回复
相关问答
pll
调谐系统
锁相环
锁相环
频率
合成器
是什么原理?
2021-04-22
2169
一种
基于ADF4106的
锁相环
频率
合成器
应用实例介绍
2019-07-04
3438
一种
基于FPGA的
PLL
数频率
合成器
设计
2019-06-25
2552
驱动高压
锁相环
频率
合成器
电路的VCO介绍
2021-01-11
2154
如何采用CD4046实现
锁相环
频率
合成器
的设计?
2021-04-12
1584
如何利用FPGA设计
PLL
频率
合成器
?
2019-07-30
4026
如何对频率
合成器
进行快速调试?
2021-05-12
1141
一种
L波段频率
合成器
设计的详细介绍
2019-06-20
1927
集成压控振荡器的宽带
锁相环
真的能取代分立式解决方案吗?
2019-07-31
1561
什么是
PLL
频率
合成器
?
2019-09-17
4765
发帖
登录/注册
20万+
工程师都在用,
免费
PCB检查工具
无需安装、支持浏览器和手机在线查看、实时共享
查看
点击登录
登录更多精彩功能!
首页
论坛版块
小组
免费开发板试用
ebook
直播
搜索
登录
×
20
完善资料,
赚取积分