具有低数字电流的混合信号IC的接地和去耦
敏感的模拟元件,例如放大器和基准电压源,必须参考和去耦至模拟接地层。具有低数字电流的 ADC 和 DAC(和其他混合信号 IC)一般应视为模拟元件,同样接地并去耦至模拟接地层。乍看之下,这一要求似乎有些矛盾,因为转换器具有模拟和数字接口,且通常有指定为模拟接地(AGND)和数字接地(DGND)的引脚。图 2 有助于解释这一两难问题。
图 2. 具有低内部数字电流的混合信号 IC 的正确接地
同时具有模拟和数字电路的 IC(例如 ADC 或 DAC)内部,接地通常保持独立,以免将数字信号耦合至模拟电路内。图 2 显示了一个简单的转换器模型。将芯片焊盘连接到封装引脚难免产生线焊电感和电阻,IC 设计人员对此是无能为力的,心中清楚即可。快速变化的数字电流在 B 点产生电压,且必然会通过杂散电容 CSTRAY耦合至模拟电路的 A 点。此外,IC 封装的每对相邻引脚间约有 0.2 pF的杂散电容,同样无法避免!IC 设计人员的任务是排除此影响让芯片正常工作。
不过,为了防止进一步耦合,AGND 和 DGND 应通过最短的引线在外部连在一起,并接到模拟接地层。DGND 连接内的任何额外阻抗将在 B点产生更多数字噪声;继而使更多数字噪声通过杂散电容耦合至模拟电路。请注意,将 DGND 连接到数字接地层会在 AGND 和 DGND 引脚两端施加VNOISE,带来严重问题!
“DGND”名称表示此引脚连接到 IC 的数字地,但并不意味着此引脚必须连接到系统的数字地。可以更准确地将其称为 IC 的内部“数字回路”。
这种安排确实可能给模拟接地层带来少量数字噪声,但这些电流非常小,只要确保转换器输出不会驱动较大扇出(通常不会如此设计)就能降至最低。将转换器数字端口上的扇出降至最低(也意味着电流更低),还能让转换器逻辑转换波形少受振铃影响,尽可能减少数字开关电流,从而减少至转换器模拟端口的耦合。通过插入小型有损铁氧体磁珠,如图 2 所示,逻辑电源引脚 pin (VD)可进一步与模拟电源隔离。转换器的内部瞬态数字电流将在小环路内流动,从 VD经去耦电容到达 DGND (此路径用图中红线表示)。因此瞬态数字电流不会出现在外部模拟接地层上,而是局限于环路内。VD 引脚去耦电容应尽可能靠近转换器安装,以便将寄生电感降至最低。去耦电容应为低电感陶瓷型,通常介于 0.01 μF (10 nF)和 0.1 μF (100 nF) 之间。
再强调一次,没有任何一种接地方案适用于所有应用。但是,通过了解各个选项和提前进行规则,可以最大程度地减少问题。
具有低数字电流的混合信号IC的接地和去耦
敏感的模拟元件,例如放大器和基准电压源,必须参考和去耦至模拟接地层。具有低数字电流的 ADC 和 DAC(和其他混合信号 IC)一般应视为模拟元件,同样接地并去耦至模拟接地层。乍看之下,这一要求似乎有些矛盾,因为转换器具有模拟和数字接口,且通常有指定为模拟接地(AGND)和数字接地(DGND)的引脚。图 2 有助于解释这一两难问题。
图 2. 具有低内部数字电流的混合信号 IC 的正确接地
同时具有模拟和数字电路的 IC(例如 ADC 或 DAC)内部,接地通常保持独立,以免将数字信号耦合至模拟电路内。图 2 显示了一个简单的转换器模型。将芯片焊盘连接到封装引脚难免产生线焊电感和电阻,IC 设计人员对此是无能为力的,心中清楚即可。快速变化的数字电流在 B 点产生电压,且必然会通过杂散电容 CSTRAY耦合至模拟电路的 A 点。此外,IC 封装的每对相邻引脚间约有 0.2 pF的杂散电容,同样无法避免!IC 设计人员的任务是排除此影响让芯片正常工作。
不过,为了防止进一步耦合,AGND 和 DGND 应通过最短的引线在外部连在一起,并接到模拟接地层。DGND 连接内的任何额外阻抗将在 B点产生更多数字噪声;继而使更多数字噪声通过杂散电容耦合至模拟电路。请注意,将 DGND 连接到数字接地层会在 AGND 和 DGND 引脚两端施加VNOISE,带来严重问题!
“DGND”名称表示此引脚连接到 IC 的数字地,但并不意味着此引脚必须连接到系统的数字地。可以更准确地将其称为 IC 的内部“数字回路”。
这种安排确实可能给模拟接地层带来少量数字噪声,但这些电流非常小,只要确保转换器输出不会驱动较大扇出(通常不会如此设计)就能降至最低。将转换器数字端口上的扇出降至最低(也意味着电流更低),还能让转换器逻辑转换波形少受振铃影响,尽可能减少数字开关电流,从而减少至转换器模拟端口的耦合。通过插入小型有损铁氧体磁珠,如图 2 所示,逻辑电源引脚 pin (VD)可进一步与模拟电源隔离。转换器的内部瞬态数字电流将在小环路内流动,从 VD经去耦电容到达 DGND (此路径用图中红线表示)。因此瞬态数字电流不会出现在外部模拟接地层上,而是局限于环路内。VD 引脚去耦电容应尽可能靠近转换器安装,以便将寄生电感降至最低。去耦电容应为低电感陶瓷型,通常介于 0.01 μF (10 nF)和 0.1 μF (100 nF) 之间。
再强调一次,没有任何一种接地方案适用于所有应用。但是,通过了解各个选项和提前进行规则,可以最大程度地减少问题。
举报