SWI和未定义指令异常中断的返回
指令地址:
A PC-8当前指令为SWI或未定义指令,此时发生中断.PC的值还没有更新。
A+4 PC-4中断时处理器将PC-4保存到LR。;r!
A+8 PC
返回时,从发生中断的指令A(PC-8)的下一条指令A+4(PC-4)处开始执行,所以直接把LR的值赋给PC就行了,具体指令为MOV PC,LR(PC=A+4=LR)。
白话解释:对于SWI和未定义指令发生异常时pc没有更新,根据ARM的三级流水线原理,pc没有更新,仍然等于(A+8);lr = pc – 4(这时处理器决定的,无法更改!)即A+4。
由于这类异常返回后应执行下一条指令(A+4),所以返回时,pc=lr即可。
IRQ 和FIQ异常中断处理的返回指令地址对应于PC A,PC-8执行此指令完成后(!)查询IRQ及FIQ,如果有中断请求则产生中断。
A+4 PC-4
A+8 PC ;lr!
(此时PC的值已经更新,指向A+12.将当前PC-4,即A+8)。
保存到LR.返回时,要接着执行A+4(LR-4)处的指令,所以返回指令为:
SUBS PC,LR,#4(PC=A+4=LR-4)
白话解释:对于普中断和快中断异常,中断必须在一条指令执行完以后被检测到,如正在执行指令甲时发生了中断,不等指令甲执行完是不会处理该中断的,发生异常时pc已经更新(A+12); lr=pc– 4(这时处理器决定的,无法更改!)即A+8返回后,应执行被中断而没有执行的指令(上面的A+4),所以返回时,pc= lr-4。
SWI和未定义指令异常中断的返回
指令地址:
A PC-8当前指令为SWI或未定义指令,此时发生中断.PC的值还没有更新。
A+4 PC-4中断时处理器将PC-4保存到LR。;r!
A+8 PC
返回时,从发生中断的指令A(PC-8)的下一条指令A+4(PC-4)处开始执行,所以直接把LR的值赋给PC就行了,具体指令为MOV PC,LR(PC=A+4=LR)。
白话解释:对于SWI和未定义指令发生异常时pc没有更新,根据ARM的三级流水线原理,pc没有更新,仍然等于(A+8);lr = pc – 4(这时处理器决定的,无法更改!)即A+4。
由于这类异常返回后应执行下一条指令(A+4),所以返回时,pc=lr即可。
IRQ 和FIQ异常中断处理的返回指令地址对应于PC A,PC-8执行此指令完成后(!)查询IRQ及FIQ,如果有中断请求则产生中断。
A+4 PC-4
A+8 PC ;lr!
(此时PC的值已经更新,指向A+12.将当前PC-4,即A+8)。
保存到LR.返回时,要接着执行A+4(LR-4)处的指令,所以返回指令为:
SUBS PC,LR,#4(PC=A+4=LR-4)
白话解释:对于普中断和快中断异常,中断必须在一条指令执行完以后被检测到,如正在执行指令甲时发生了中断,不等指令甲执行完是不会处理该中断的,发生异常时pc已经更新(A+12); lr=pc– 4(这时处理器决定的,无法更改!)即A+8返回后,应执行被中断而没有执行的指令(上面的A+4),所以返回时,pc= lr-4。
举报