ZYNQ芯片
ZU2CG芯片的总体框图其中PS系统部分的主要参数如下:| 位号 | 容量 | 厂家 |
| U3,U5,(U71,U72) | 256M x 16bit | Micron |
图3-1 PS端DDR4 DRAM原理图部分QSPI FlashAXU2CGA/B配有1片256MBit大小的Quad-SPI FLASH芯片,型号为MT25QU256ABA1EW9-0SIT。QSPI FLASH连接到ZYNQ芯片的PS部分BANK500的GPIO口上,图4-1为QSPI Flash在原理图中的部分。
图4-1 QSPI Flash连接示意图
图5-1 eMMCFlash连接示意图图5-1 eMMCFlash连接示意图
图6-1 EEPROM原理图部分DP显示接口AXU2CGA/B带有1路MINI型的DisplayPort输出显示接口,用于视频图像的显示,最高支持4K x 2K@30Fps输出。ZU2CG PS MGT的LANE0和LANE1的TX信号以差分信号方式连接到DP连接器。DisplayPort辅助通道连接到PS的MIO管脚上。DP输出接口的示意图如图7-1所示:
7-1 DP接口设计示意图USB接口AXU2CGA/B板上有4个USB3.0接口,接口为HOST工作模式(Type A),数据传输速度高达5.0Gb/s。USB3.0通过ULPI接口连接外部的USB PHY芯片和USB3.0 HUB芯片,实现高速的USB3.0数据通信。
图8-1 USB接口示意图千兆以太网接口AXU2CGA/B上有1路千兆以太网接口,以太网接口是通过GPHY芯片连接的PS的BANK502上。GPHY芯片采用Micrel公司的KSZ9031RNXIC以太网PHY芯片,PHY Address 为 001。图9-1为ZYNQ PS端以太网PHY芯片连接示意图:
图9-1 ZYNQ PS系统与GPHY连接示意图USB Uart接口AXU2CGA/B板上配备了一个Uart转USB接口,用于系统调试。转换芯片采用Silicon Labs CP2102的USB-UAR芯片, USB接口采用MINI USB接口,可以用一根USB线将它连接到上PC的USB口进行核心板的单独供电和串口数据通信。USB Uart电路设计的示意图如下图所示:
图10-1 USB转串口示意图SD卡槽AXU2CGA/B 板包含了一个MicroSD卡接口,SDIO信号与BANK501的IO信号相连,SD卡连接器的原理图如图11-1所示。
图11-1 SD卡连接示意图PCIE接口AXU2CGA/B配备了一个PCIE x1的插槽,用于连接PCIE外设,PCIE通信速度高达5Gbps。PCIE信号直接跟BANK505 PS MGT收发器的LANE0相连接。PCIE x 1设计的示意图如下图12-1所示:
图12-1 PCIE接口设计示意图40针扩展口AXU2CGA/B板上预留了2个2.54mm标准间距的40针扩展口,每个扩展口均包含2个3.3V电源,1个5V电源,3个地以及34个IO口。J12扩展口的IO口连接到ZYNQ芯片BANK66上,电平标准为1.8V,注意不要插1.8V之外的设备。J15扩展口的IO口连接到ZYNQ芯片BANK25,BANK26上,电平标准为3.3V。设计的示意图如下图13-1所示:
图13-1 扩展口设计示意图MIPI接口AXU2CGA/B板上有2路MIPI接口,用于连接MIPI摄像头。MIPI的差分信号分别连接到BANK64、65的HP IO上,电平标准为+1.2V;MIPI的控制信号连接到BANK24上,电平标准为+3.3V。 MIPI口设计的示意图如下图14-1所示:
图14-1 MIPI接口连接示意图JTAG调试口在AXU2CGA/B板上预留了一个10针的JTAG接口,用于下载ZYNQUltraScale+程序或者固化程序到FLASH。JTAG的管脚定义如下图所示
图16-1 JTAG接口管脚定义拨码开关配置板上有一个4位的拨码开关用来配置ZYNQ系统的启动模式。AXU2CGA/B系统支持4种启动模式。这4种启动模式分别是JTAG调试模式,QSPI FLASH, EMMC和SD2.0卡启动模式。芯片上电后会检测(PS_MODE0~3)的电平来决定那种启动模式。用户可以通过拨码开关来选择不同的启动模式。SW1启动模式配置如下表17-1所示。
表17-1SW1启动模式配置LED灯AXU2CGA/B的板上有4个用户指示灯,4个用户控制按键以及一个reset按键。4个用户指示灯和4个用户按键均连接到BANK24的IO上。LED灯硬件连接的示意图如图18-1所示:
图18-1 LED灯硬件连接示意图系统时钟板上分别为RTC电路,PS系统, PL逻辑部分提供了参考时钟,其中RTC的时钟为32.768,PS的系统时钟为33.3333Mhz, PL端的时钟是25Mhz。时钟电路设计的示意图如下图19-1所示:
图 19-1时钟源PL_REF_CLK的电平为+1.8V。
图 20-1电源接口结构尺寸图
图21-1正面图(Top View)更多回帖