FPGA|CPLD|ASIC论坛
直播中

cloud_mist

3年用户 3经验值
私信 关注
[问答]

7位数码管模10计数器,板子跑不起来,请看看问题出在哪里?

1.verilog如图
屏幕截图 2020-12-18 083019.png
2.引脚分配
我是把 p接到了数码管的7位
clk,reset接到了两个拨动开关上。
3.出现问题。
并不会按照0-9循环计数。
请问问题在哪里,谢谢


回帖(2)

卿小小_9e6

2020-12-18 18:47:42
//------数码管目前显示数字8?
数码管显示数字8,初步推测是的clk太快了。程序还在正常运行,但是数码管刷新太快,肉眼看起来大概就是数码管显示数字8。
此种情况需要对clk进行分频,或者自己用代码实现时钟分频。
1 举报
  • 卿小小_9e6: 你把reset时q的输出改成任意非0的数字,只要复位时显示正确,代码和引脚分配就没有问题。

h1654156033.3968

2020-12-30 11:20:47
路过学习,谢谢分享。
举报

更多回帖

发帖
×
20
完善资料,
赚取积分