赛灵思
直播中

李建设

7年用户 1382经验值
私信 关注
[问答]

GTX可以生成和接收LVDS信号吗?

亲爱的Xilinx人,
我有一些简单的问题要问。
我正在使用Virtex 6 SX475T进行PCB设计。
我正在考虑添加一个扩展端口,它有2对CML和6对LVDS信号。
从用户指南,我认为一个GTX银行可以处理2对CML(输入/输出)。
但是,GTX可以生成和接收LVDS信号吗?
或者必须使用I / O bank来处理LVDS信号?
谢谢你的回答。
问候,
亚历克斯

回帖(3)

李森

2020-6-13 08:52:43
GTX适用于高速串行协议/接口。
你打算在这个扩展端口上使用什么协议?
------您是否尝试在Google中输入问题?
如果没有,你应该在发布之前。太多结果?
尝试添加网站:www.xilinx.com
举报

李桂兰

2020-6-13 08:59:19
目标设备将连接到Ettus USRP网络系列。
它具有MIMO扩展端口,允许多个USRP N200系列设备同步并用于MIMO配置。
我们首先考虑将这种连接器作为选项放在PCB上。
这就是为什么我正在阅读适当的连接。
在其原理图中,它使用Spartan 3A-DSP。
对于CML对(1 x输入和1 x输出),它在FPGA和连接器之间插入TI TLK2701 1.6到2.7 GBPS收发器,它将在LVTTL CML之间进行转换。
我还没有研究他们的FPGA源代码,以了解他们如何配置TLK2701。
如果可以将GTX配置为生成兼容的CML信号,则可以替换外部TLK2701。
对于LVDS对,它使用FPGA I / O,因为Spartan没有GTX。
这就是我不确定GTX是否可用于处理LVDS信号。
举报

李桂兰

2020-6-13 09:15:44
我还有一个问题要问,我的Virtex SX475T连接到TI ARM处理器。
该ARM处理器具有一个PCI Express 2.0端口,集成PHY-单端口,带有1或2个通道,速率为5.0 GT / s-可配置为根复合体或端点
通过在一个GTX quad中使用2个收发器对,它可以配置为支持PCIe 2.0链路,是吗?
有一个时钟IC,为该四通道MGTREFCLK0P / N和ARM提供100MHz差分时钟。
无论如何,文档或注释促进支持PCIe 2.0的FPGA开发?
谢谢您的回答。
举报

更多回帖

发帖
×
20
完善资料,
赚取积分