电路设计论坛
直播中

赵敏杰

6年用户 129经验值
擅长:嵌入式技术
私信 关注
[问答]

DCDC输出电压被拉低的原因?有电路图

当U18是75LBC184D时,晃动装置会导致通讯失败,并且DCDC的电压被拉低到1至2V,当用AZRS5485N.RDG时没有影响;当机壳可靠接地时这两款芯片都没有问题;感觉是184的抗干扰能力弱,但为什么会拉低低压呢?
  • 485电路
已退回5积分

回帖(3)

李娓仑

2019-10-25 18:05:38
等大佬解答
举报

wang

2019-10-31 09:34:00
GND 和BGND有共地吗
1 举报
  • 赵敏杰: 不共地的,通过一个B0505LS隔离的,然后BGND通过一个1nF/3KV安规电容接机壳

h1654155999.0742

2022-10-30 19:50:58
赵工这个问题解决没?我也遇到了同样的问题,还想请您分享一下攻克成果,谢谢。
举报

更多回帖

发帖
×
20
完善资料,
赚取积分