如果“clk_125_p / n”是LVDS输入到FPGA的问题.LVDS2.5V输入信号可以连接到3.3V VCCO组。
原因是LVDS仅输入信号使用VCCAUX电源但不使用bank VCCO电压。
仅供参考:基本概念inhttps://www.xilinx.com/support/answers/16830.html适用于所有FPGA设备,包括KCU116。
_______________________________________________如果有助于解决您的查询,请将此帖子标记为“接受为解决方案”。
因此,它将有助于其他论坛用户直接参考答案。如果您认为该信息有用且面向答复,请给予此帖子称赞。
如果“clk_125_p / n”是LVDS输入到FPGA的问题.LVDS2.5V输入信号可以连接到3.3V VCCO组。
原因是LVDS仅输入信号使用VCCAUX电源但不使用bank VCCO电压。
仅供参考:基本概念inhttps://www.xilinx.com/support/answers/16830.html适用于所有FPGA设备,包括KCU116。
_______________________________________________如果有助于解决您的查询,请将此帖子标记为“接受为解决方案”。
因此,它将有助于其他论坛用户直接参考答案。如果您认为该信息有用且面向答复,请给予此帖子称赞。
举报