嗨,
根据JEDEC DDR3和MIG规范,DQ信号可以在字节通道中交换。
这是允许的,不会产生任何问题,这只是为了路由可行性和更好的SI。
有关放置规则的7系列,请参阅UG586设计指南DRR3部分
您可以信任该站点中给出的引脚排列并安全地继续,但是除非您的电路板物理需求,否则您的电路板上的DQ路由不一定需要进行交换,这将由电路板设计人员知道
有关引脚交换的更多视图,请参阅下面的相关主题
http://forums.xilinx.com/t5/Spartan-Family-FPGAs/DDRx-Layout-MIG-pin-swapping-and-Time-Delay/td-p/162006
http://forums.xilinx.com/t5/MIG-Memory-Interface-Generator/Spartan-6-DDR2-Swapping-data-pins/td-p/133472
希望这可以帮助
问候,
Vanitha。
--------------------------------------------------
-------------------------------------------请在发布前进行谷歌搜索,
您可能会找到相关信息。请留下帖子 - “接受为解决方案”,如果提供的信息有用且回复,请给予赞誉
嗨,
根据JEDEC DDR3和MIG规范,DQ信号可以在字节通道中交换。
这是允许的,不会产生任何问题,这只是为了路由可行性和更好的SI。
有关放置规则的7系列,请参阅UG586设计指南DRR3部分
您可以信任该站点中给出的引脚排列并安全地继续,但是除非您的电路板物理需求,否则您的电路板上的DQ路由不一定需要进行交换,这将由电路板设计人员知道
有关引脚交换的更多视图,请参阅下面的相关主题
http://forums.xilinx.com/t5/Spartan-Family-FPGAs/DDRx-Layout-MIG-pin-swapping-and-Time-Delay/td-p/162006
http://forums.xilinx.com/t5/MIG-Memory-Interface-Generator/Spartan-6-DDR2-Swapping-data-pins/td-p/133472
希望这可以帮助
问候,
Vanitha。
--------------------------------------------------
-------------------------------------------请在发布前进行谷歌搜索,
您可能会找到相关信息。请留下帖子 - “接受为解决方案”,如果提供的信息有用且回复,请给予赞誉
举报